Vysokorychlostní přepínač dat

| Kategorie: Diplomové, bakalářské práce  |

Diplomová práce je zaměřena na návrh ethernetového vysokorychlostního přepínačedat, který je založený na obvodu FPGA. Přepínač bude schopný rozdělit datový toktvořený ethernetovými rámci na dva toky s polovičním datovým tokem.

Vydal: FEKT VUT Brno Autor: Jakub Toman

Strana 42 z 68

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
datasheet4u. 2008. Spartan-6 FPGA Packaging and Pinouts Specification: UG385 (v2.ti.ti. Dostupné z: http://www. 5488 Marvell Lane, Santa Clara, 95054, USA. [11] INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc. 2011 [cit. USA, 2010 [cit. 1983, pp.ieee.com/support/documentation/user_guides/ug194. Dostupný z WWW: http://www. [cit. USA, 2011 [cit.2) [online]. Dostupné z: http://www.3-2008_section2. DATASHEET: 3.pdf [7] HANUS, Stanislav Jiří SVAČINA. 2012-04-17]. 2012-04-17].html .xilinx. vyd. USA, 2010 [cit. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802.hp.2) [online]. Dostupné http://www.pdf [16] MAXFIELD, The Design Warrior’s Guide FPGAs.3) [online]. Spartan-6 FPGA Data Sheet: and Switching Characteristics: DS162 (v3.pdf [6] MICRON TECHNOLOGY, Inc.xilinx. Spartan-6 FPGA GTP Transceivers: UG386 (v2.com/support/documentation/user_guides/ug388.com/support/documentation/user_guides/ug385. 2008. 2012-04-17]. 2012-04-23].com/support/documentation/user_guides/ug385. Dostupné z: http://standards.xilinx. [cit.com/support/documentation/user_guides/ug380. FRANASZEK, DC-Balanced, Partitioned-Block, 8B/10B Transmission Code, IBM Journal Research and Development, vol.5-V 14-V Input Wide Adjust Miniature Power (Rev.pdf [14] PROAKIS Digital Communications. Sep. 2011-12-26]. 2011-11-10].Newnes – Elsevier, Burlington, MA, 2004. DATASHEET: 2. 2008 [cit. 27, No.10) [online].xilinx. vyd.pdf [5] XILINX, Inc. FEKT VUT Brně, 2002.pdf [4] XILINX, Inc. Dostupné z: http://www.ieee. 2008 [cit.com/lit/ds/symlink/tps74401.32 LITERATURA [1] XILINX, Inc.pdf [9] TEXAS INSTRUMENTS, Inc. Dostupné http://www.3-2008 Section Three [online]. USA, 2011 [cit. DATASHEET: 1Gb: x4, x8, x16 DDR3 SDRAM Features [online]. 1st ed. Dostupné z: http://www.0) [online].com/lit/ds/symlink/pth08000w.pdf [12] HEWLETT-PACKARD, Inc.xilinx. 2011-12-16].com/support/documentation/user_guides/ug380.pdf [10] KOLKA, Zdeněk. 4th Edition, New York:McGraw-Hill, 2001, 1002 ISBN 0-07-232111-3 [15] XILINX, Inc. 2011 [cit.pdf [2] ILINX, Inc.3-2008_section3. Dostupné http://www. 2012-04-17].3) [online]. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802. M) [online].com/rnd/pdfs/RGMIIv1_3. [8] TEXAS INSTRUMENTS, Inc.xilinx.com/html/8/8/E/88E1111_Marvell.3-2008 – Section Two [online].org/getieee802/download/802. [online] 2004 [cit. Dostupné http://www. Dostupné z: http://standards. Dostupné z: http://www. Spartan-6 FPGA Memory Controller: UG388 (v2. Počítačové komunikační sítě. Virtex-5 FPGA Embedded Tri-Mode Ethernet MAC User Guide: UG194 (v1.xilinx. [online].pdf [13] THE INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc. 440-451.A. 2011 [cit. 88E1111 Datasheet Integrated 10/100/1000 Ultra Gigabit Ethernet Transceiver. Dostupné z: http://www.pdf.org/getieee802/download/802.0A Ultralow Dropout with Programmable Soft-Start (Rev.H [18] Marvell Semiconductor, Inc. 542 ISBN 0-7506-7604-3 [17] WIDMER, P.pdf [3] XILINX, Inc. 2011- 12-16]. Spartan-6 FPGA Configuration: UG380 (v2. VYSOKOFREKVENČNÍ MIKROVLNNÁ TECHNIKA. 2012-04-17]. Reduced Gigabit Media Independent Interface: Reduced Pin-count Interface For Gigabit Ethernet Physical Layer Devices [online]. 2011-12-16]. USA, 2010 [cit. 2012-04-17]. 2011- 12-16].com/support/documentation/data_sheets/ds162. BRNO, 2007.25 4