Vysokorychlostní přepínač dat

| Kategorie: Diplomové, bakalářské práce  |

Diplomová práce je zaměřena na návrh ethernetového vysokorychlostního přepínačedat, který je založený na obvodu FPGA. Přepínač bude schopný rozdělit datový toktvořený ethernetovými rámci na dva toky s polovičním datovým tokem.

Vydal: FEKT VUT Brno Autor: Jakub Toman

Strana 42 z 68

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
pdf [5] XILINX, Inc. Spartan-6 FPGA Memory Controller: UG388 (v2.pdf [6] MICRON TECHNOLOGY, Inc.xilinx. 2012-04-17]. Virtex-5 FPGA Embedded Tri-Mode Ethernet MAC User Guide: UG194 (v1.pdf [16] MAXFIELD, The Design Warrior’s Guide FPGAs.2) [online].Newnes – Elsevier, Burlington, MA, 2004.org/getieee802/download/802. M) [online]. 2008 [cit.5-V 14-V Input Wide Adjust Miniature Power (Rev. vyd.com/support/documentation/data_sheets/ds162. 1st ed.com/support/documentation/user_guides/ug380. 88E1111 Datasheet Integrated 10/100/1000 Ultra Gigabit Ethernet Transceiver. USA, 2011 [cit. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802. BRNO, 2007. 2012-04-17].2) [online].3-2008_section3. [online] 2004 [cit.com/support/documentation/user_guides/ug385.pdf [12] HEWLETT-PACKARD, Inc.ieee. USA, 2010 [cit.pdf [7] HANUS, Stanislav Jiří SVAČINA. 2011-12-26]. Dostupné http://www. Dostupné z: http://www. 27, No. Spartan-6 FPGA Configuration: UG380 (v2.3) [online]. 1983, pp. Dostupné z: http://www.32 LITERATURA [1] XILINX, Inc. 2011 [cit. 2012-04-17].com/lit/ds/symlink/pth08000w. DATASHEET: 3.pdf [14] PROAKIS Digital Communications. 4th Edition, New York:McGraw-Hill, 2001, 1002 ISBN 0-07-232111-3 [15] XILINX, Inc.0) [online].0A Ultralow Dropout with Programmable Soft-Start (Rev. 2012-04-23].pdf [13] THE INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc.com/rnd/pdfs/RGMIIv1_3.ieee.org/getieee802/download/802. USA, 2011 [cit. 440-451. 2011- 12-16].hp.25 4. USA, 2010 [cit. 5488 Marvell Lane, Santa Clara, 95054, USA. [8] TEXAS INSTRUMENTS, Inc. FRANASZEK, DC-Balanced, Partitioned-Block, 8B/10B Transmission Code, IBM Journal Research and Development, vol. Dostupné z: http://www.3-2008 – Section Two [online]. [online]. 2011- 12-16]. [cit.datasheet4u. Dostupné http://www. Dostupné http://www. 2011 [cit.xilinx. vyd.com/lit/ds/symlink/tps74401.3-2008_section2.pdf [3] XILINX, Inc.xilinx. DATASHEET: 1Gb: x4, x8, x16 DDR3 SDRAM Features [online].pdf [10] KOLKA, Zdeněk. Dostupné z: http://standards. Reduced Gigabit Media Independent Interface: Reduced Pin-count Interface For Gigabit Ethernet Physical Layer Devices [online]. Dostupné z: http://www.xilinx. 2011-12-16].html .ti. 542 ISBN 0-7506-7604-3 [17] WIDMER, P. Dostupný z WWW: http://www. 2008. 2011-12-16]. Dostupné z: http://standards. DATASHEET: 2. Dostupné z: http://www. Počítačové komunikační sítě.H [18] Marvell Semiconductor, Inc. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802. Spartan-6 FPGA GTP Transceivers: UG386 (v2.pdf.com/support/documentation/user_guides/ug385. Spartan-6 FPGA Packaging and Pinouts Specification: UG385 (v2. VYSOKOFREKVENČNÍ MIKROVLNNÁ TECHNIKA.pdf [2] ILINX, Inc.pdf [9] TEXAS INSTRUMENTS, Inc.com/support/documentation/user_guides/ug194.10) [online].xilinx.com/html/8/8/E/88E1111_Marvell. [cit.pdf [4] XILINX, Inc. 2012-04-17].ti.xilinx. Sep. 2008. [11] INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc. Dostupné z: http://www. FEKT VUT Brně, 2002. 2012-04-17]. 2011 [cit. USA, 2010 [cit.com/support/documentation/user_guides/ug388. 2012-04-17].xilinx.A. Dostupné http://www.3) [online]. Spartan-6 FPGA Data Sheet: and Switching Characteristics: DS162 (v3.com/support/documentation/user_guides/ug380.3-2008 Section Three [online]. 2011-11-10]. 2008 [cit