Vysokorychlostní přepínač dat

| Kategorie: Diplomové, bakalářské práce  |

Diplomová práce je zaměřena na návrh ethernetového vysokorychlostního přepínačedat, který je založený na obvodu FPGA. Přepínač bude schopný rozdělit datový toktvořený ethernetovými rámci na dva toky s polovičním datovým tokem.

Vydal: FEKT VUT Brno Autor: Jakub Toman

Strana 42 z 68

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
32 LITERATURA [1] XILINX, Inc. 2011-12-16].com/lit/ds/symlink/pth08000w.hp. 2008. DATASHEET: 1Gb: x4, x8, x16 DDR3 SDRAM Features [online]. Dostupné z: http://www.com/support/documentation/user_guides/ug388. 2012-04-17]. 440-451. FEKT VUT Brně, 2002. 1983, pp. Spartan-6 FPGA Memory Controller: UG388 (v2.com/rnd/pdfs/RGMIIv1_3. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802.org/getieee802/download/802.com/support/documentation/user_guides/ug385. Dostupné http://www. 2011- 12-16]. 1st ed. USA, 2010 [cit. vyd. 2011-12-16].2) [online]. 2011 [cit.A.pdf. Dostupné http://www. USA, 2010 [cit.ti. 2012-04-17].pdf [6] MICRON TECHNOLOGY, Inc.3-2008 – Section Two [online]. 2008 [cit.xilinx. 2011- 12-16]. Dostupné z: http://www.pdf [3] XILINX, Inc.com/html/8/8/E/88E1111_Marvell.org/getieee802/download/802.xilinx. [online]. Dostupné z: http://www. Virtex-5 FPGA Embedded Tri-Mode Ethernet MAC User Guide: UG194 (v1. FRANASZEK, DC-Balanced, Partitioned-Block, 8B/10B Transmission Code, IBM Journal Research and Development, vol. 2011-11-10]. USA, 2010 [cit.pdf [9] TEXAS INSTRUMENTS, Inc. USA, 2011 [cit. Reduced Gigabit Media Independent Interface: Reduced Pin-count Interface For Gigabit Ethernet Physical Layer Devices [online].Newnes – Elsevier, Burlington, MA, 2004.html . 2012-04-23]. 542 ISBN 0-7506-7604-3 [17] WIDMER, P. Dostupné z: http://www. 2012-04-17].com/support/documentation/user_guides/ug385.10) [online].5-V 14-V Input Wide Adjust Miniature Power (Rev.0A Ultralow Dropout with Programmable Soft-Start (Rev. 2008 [cit. 2008. DATASHEET: 2. Dostupné http://www.0) [online]. BRNO, 2007. Dostupné z: http://standards.ieee. Počítačové komunikační sítě.H [18] Marvell Semiconductor, Inc.3-2008_section3. Dostupné http://www.pdf [2] ILINX, Inc.com/support/documentation/user_guides/ug380.3-2008_section2.pdf [12] HEWLETT-PACKARD, Inc. Dostupné z: http://standards. Sep. Spartan-6 FPGA Data Sheet: and Switching Characteristics: DS162 (v3. [11] INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc. Dostupné z: http://www.xilinx.ieee.xilinx. [cit.com/support/documentation/data_sheets/ds162.25 4.xilinx. VYSOKOFREKVENČNÍ MIKROVLNNÁ TECHNIKA.3) [online]. USA, 2011 [cit. Dostupný z WWW: http://www.3) [online]. M) [online]. vyd.3-2008 Section Three [online].com/support/documentation/user_guides/ug194. [cit. [8] TEXAS INSTRUMENTS, Inc. 2011 [cit.pdf [16] MAXFIELD, The Design Warrior’s Guide FPGAs. Spartan-6 FPGA Packaging and Pinouts Specification: UG385 (v2.com/lit/ds/symlink/tps74401. [online] 2004 [cit. Spartan-6 FPGA Configuration: UG380 (v2.pdf [5] XILINX, Inc. Spartan-6 FPGA GTP Transceivers: UG386 (v2.xilinx.pdf [4] XILINX, Inc. 2011 [cit. 27, No. 88E1111 Datasheet Integrated 10/100/1000 Ultra Gigabit Ethernet Transceiver. DATASHEET: 3. 4th Edition, New York:McGraw-Hill, 2001, 1002 ISBN 0-07-232111-3 [15] XILINX, Inc.pdf [13] THE INSTITUTE ELECTRICAL AND ELECTRONIC ENGINEERS, Inc. 2012-04-17].pdf [14] PROAKIS Digital Communications.2) [online].pdf [7] HANUS, Stanislav Jiří SVAČINA. 2011-12-26].ti.xilinx.datasheet4u. Dostupné z: http://www. 2012-04-17]. 5488 Marvell Lane, Santa Clara, 95054, USA. 2012-04-17].com/support/documentation/user_guides/ug380.pdf [10] KOLKA, Zdeněk. Part Carrier Sense Multiple Access with Collision Detection (CSMA/CD) access method and Physical Layer specifications: IEEE 802