Diplomová práce je zaměřena na návrh ethernetového vysokorychlostního přepínačedat, který je založený na obvodu FPGA. Přepínač bude schopný rozdělit datový toktvořený ethernetovými rámci na dva toky s polovičním datovým tokem.
1).1 Hodnoty rezistorů výstupního napětí
RSET [kΩ] [V]
27,9 1,2
13,0 1,5
3,75 2,5
1,89 3,3
. Bylo možné implementovat spínaný zdroj řešený za
pomocí diskrétních součástek, který byl pravděpodobně levnější při výrobě výrobku
ve větším množství, ale pro vývoj prototypu vhodnější použít modul ověřenou
funkčností.3 Doporučené zapojení spínaného regulátoru (převzato [9])
Pro pomalý náběh výstupního napětí zapotřebí, aby byl propojen pin track a
pin Vi. Byl vybrán obvod Texas Instruments PTH0800W:
Základní parametry:
Výstupní proud 2,25A
Vstupní napětí 4,5V 14V
Volitelné výstupní napětí 0,9V 5,5V
Vysoká účinnost 94%
Pomalý náběh výstupního napětí
Teplotní pojistka
obr.25
Spínaný regulátor byl vybrán pro napájení zbytku obvodů, bank jádra FPGA, kde
úroveň šumu není kritická. 5. Aby byl obvod napájen spolehlivým způsobem, byl vybrán
modul spínaného zdroje. Požadované výstupní napětí dané hodnotou odporu RSET, hodnoty odporů a
výstupního napětí jsou tabulce (tabulka 4.
Tabulka 5. Výstupní kondenzátor měl mít
ekvivalentní hodnotu sériového odporu (ESR) pod 10mΩ