Druhý svazek skript s názvem Základy televizní techniky II obsahuje čtyři kapitoly s názvy:Analogové soustavy barevné televize, Televizní přenos zvukových signálů, Přenos přídavných informací– teletext a Televizní přijímače. Pro snadnější pochopení probírané látky a názornější představu,především soustav barevné televize, jsou některé obrázky tištěny barevně.
vstup dekodéru přichází
úplný barevný signál ÚBS synchronizační směs SS.
Blokové schéma zapojení dekodéru teletextu generace nakresleno obr. 45. následujících 32
bytech (14. Datový a
hodinový signál přicházejí procesoru TAC (Teletext Acquisition and Control Circuit) pro
zpracování teletextových bloků. 3. Blokové schéma zapojení dekodéru teletextu generace
. byt), zabezpečených paritním bitem (lichá parita), začátku záhlaví
zobrazuje číslo zvolené stránky (vkládá dekodér teletextu TVP základě údajů dálkového
ovládání), zkratka programu, číslo vysílané stránky, datum aktuální časový údaj.11. Jednotlivé
bloky jsou realizovány jednoúčelovými integrovanými obvody. Pro
adresování řádků 24) nutná 5-ti bitová adresa pro adresování znaků 39) nutná
6-ti bitová adresa. Adresování
stránkové paměti RAM naznačeno obr. Blok TAC generuje tedy 11-ti bitovou adresu (A0 A10).
3.
Tyto signály jsou pevné časové relaci řádkovými synchronizačními impulsy ŘSI.12. paměti RAM signál přiváděn do
obrazového procesoru TROM (Teletext Read Only Memory), který obsahuje generátor
VIP
vstupní
procesor
řídicí
signály
TAC
zpracování TXT
bloků
RAM
paměť
TIC
časovací procesor
TROM
obrazový
procesor
data
TXT
data TXT
clock TXT
ÚBS
SS
řídicí
signály
6,9375
MHz
řídicí
signály
ZS B
dálkové
ovládání
Dekodér teletextu generace
data TXT
adresa
Obr.11. 3.4 Obvodové řešení dekodéru teletextu
Řízení dekodéru teletextu provádí přes dálkové ovládání televizního přijímače. Výstupními signály obvodu TAC jsou data TXT (nyní již
pouze sedmibitové adresy znaků bez paritního bitu) adresy pro paměť RAM paralelním
tvaru.Přenos přídavných informací teletext
_____________________________________________________________________________________________________________________________________________________________________________________________________________________________________
_____________________________________________________________________________________________________________________________________________________________________________________________________________________________________
36
přerušení posloupnosti vysílaných stránek (stránka opakující častěji),
C10 blokování stránky (nezobrazení stránky),
C11 postupný přenos stránek všech souborů podle číselného pořadí,
C12, C13, C14 volba národní tabulky znaků (změna základní tabulky znaků). 3.
Následně jsou jednotlivé byty kontrolovány lichou paritu případně vyhodnocuje
zabezpečení Hammingovým kódem.
Všechny byty řídicími bity jsou opět zabezpečeny Hammingovým kódem. Stránková paměť RAM kapacitu pro řádků textu znaků řádku. Vstupní procesor VIP (Video Input
Processor) obsahuje oscilátor, který synchronizován signálem kmitočtem
MHzf 4687531 Signál oscilátoru MHzfb 93756, přiváděn časovacího procesoru TIC
(Timing Chain), který generuje synchronizační řídicí signály pro všechny bloky dekodéru. něm nejdříve vstupním signálu identifikován byte FC