|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.
Strana 9 z 102
«
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
»
Jak získat tento dokument?
Poznámky redaktora
8 Blokové schéma zosilňovača AD8369 [9]............ 28
Obr..... ...............................25 Zapojenie výstupných analógových obvodov prevodníka DAC5687 [8].............................. 1. 2.......... 1.. 1...13 Periodizácia spektra vznik Nyquistových zón [4]........2 Časový priebeh nosnej, modulačného modulovaného signálu....... .........14 Podvzorkovanie signálu, správne určenie vzorkovacej frekvencie [4]......... 1.3 Spektrum signálu..........................21 Vnútorné prepojenie buniek FPGA [4]................. 10
Obr....................... 6
Obr.... .10 Vzorkovací zosilňovač, obvod S/H [5]........5 Spektrum reálneho signálu (detail okolí nosnej)..... 28
Obr.... 23
Obr..........27 Zapojenie zosilňovača ADL5530 [11]..... 1......................6 Zapojenie zosilňovača MAR-8A [12].........1 Prijímač priamou konverziou [1]............. 1........ 8
Obr......... 1............ . 12
Obr...... ...........16 Zapojenie vzorkovacích obvodov [7]. 14
Obr........................................ 22
Obr........................... .... 29
Obr............. 1. 1................ 2.. 23
Obr..................7 Principiálne schéma systému AGC [1].......... 13
Obr..... 24
Obr.................9 Zapojenie zosilňovača AD8368 ako VGA (vľavo) ako AGC(vpravo) [10]...... 1.. ........................................... 9
Obr................................... 2..........................................24 Spektrum signálu výstupe D/A prevodníka frekv.12 A/D prevodník postupným prevodom [1].................................... ..............5 Určenie dynamického rozsahu, SFDR IP3 [2]................................... 1........................................ .................. 1........... ........................................... 1.......... 1......................18 Číselné formáty pevnou desatinnou čiarkou [4]..................... 7
Obr.... ... 8
Obr.......................................................... ...........23 D/A prevodník prepínanými prúdovými zdrojmi [5]............ 1...........3 Prijímač medzifrekvenciou číslicové spracovanie medzifrekvencii [1]............ 1.11 Paralelný komparačný A/D prevodník [5]........................... 16
Obr....17 Harvardská architektúra [4]. 13
Obr......................22 Štruktúra bunky [4]...........4 Prijímač číslicovým spracovaním vstupného signálu [1].................... 29
Obr.............. 1....... 21
Obr.....4: Časový priebeh audio signálu signálu modulácii.............. 1............................... 4
Obr............... 1........... 1...... 10
Obr..... 20
Obr........... 5
Obr...... 7
Obr.........................4
Obr................................................ 1.. 1. 2....iii
ZOZNAM OBRÁZKOV
Obr......... 18
Obr...................2 Prijímač medzifrekvenciou číslicové spracovanie základnom pásme [1].........26 Pripojenie záťaže cez transformátor [8]......... ..... 2........... 1.. ..... 3
Obr....... .......... charakteristika
rekonštrukčného filtra [6].........................................................15 Blokové schéma A/D prevodníka ADS5500 [7]............................19 Štruktúra pamäťovej bunky SRAM [4]............................ 29
............... 15
Obr... 1.... 18
Obr... 1. 19
Obr... 1........20: Štruktúra FPGA [4]............1 Bloková schéma modulátora AM............. 1..................................