|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.
Strana 9 z 102
«
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
»
Jak získat tento dokument?
Poznámky redaktora
..... 22
Obr............................... 2...................................14 Podvzorkovanie signálu, správne určenie vzorkovacej frekvencie [4].... 28
Obr.... 1............1 Bloková schéma modulátora AM... 6
Obr........................15 Blokové schéma A/D prevodníka ADS5500 [7].6 Zapojenie zosilňovača MAR-8A [12].................... .21 Vnútorné prepojenie buniek FPGA [4]. 2... 1......................... 1....................... ............ ............ 2..........19 Štruktúra pamäťovej bunky SRAM [4]....................... 1. .... 12
Obr........ 2. 1............... 23
Obr............................ charakteristika
rekonštrukčného filtra [6]....................... 15
Obr................................ 1.................. ............................ 29
...................................2 Prijímač medzifrekvenciou číslicové spracovanie základnom pásme [1]...................................... 29
Obr..................... 9
Obr............................... 13
Obr......... 10
Obr.........18 Číselné formáty pevnou desatinnou čiarkou [4]........... ......13 Periodizácia spektra vznik Nyquistových zón [4]...... 18
Obr..9 Zapojenie zosilňovača AD8368 ako VGA (vľavo) ako AGC(vpravo) [10]..........2 Časový priebeh nosnej, modulačného modulovaného signálu............... 16
Obr.................................25 Zapojenie výstupných analógových obvodov prevodníka DAC5687 [8].....20: Štruktúra FPGA [4]............. 1..... ......... ..... 1...................... 18
Obr............................... 28
Obr......... 3
Obr.............................. ................. 8
Obr.......................24 Spektrum signálu výstupe D/A prevodníka frekv....................... 1............... 1................ 1....12 A/D prevodník postupným prevodom [1].............. .....................3 Spektrum signálu...16 Zapojenie vzorkovacích obvodov [7]...................... 1..4 Prijímač číslicovým spracovaním vstupného signálu [1]...... ................... 1........ 1...........10 Vzorkovací zosilňovač, obvod S/H [5]... 20
Obr....5 Určenie dynamického rozsahu, SFDR IP3 [2]............11 Paralelný komparačný A/D prevodník [5].......................................... 1............ 1................ 19
Obr............. 23
Obr. 1. 2.5 Spektrum reálneho signálu (detail okolí nosnej).........................1 Prijímač priamou konverziou [1].......... 7
Obr..26 Pripojenie záťaže cez transformátor [8]........... 1........17 Harvardská architektúra [4]...22 Štruktúra bunky [4]........ 4
Obr......27 Zapojenie zosilňovača ADL5530 [11]..7 Principiálne schéma systému AGC [1]............................ ............... 1..... 1..... 14
Obr. 13
Obr.............. 1......................3 Prijímač medzifrekvenciou číslicové spracovanie medzifrekvencii [1]..................... 1.4
Obr... 29
Obr................ 1.... 5
Obr.............. 7
Obr..............iii
ZOZNAM OBRÁZKOV
Obr............ 21
Obr.............8 Blokové schéma zosilňovača AD8369 [9]............ 1.23 D/A prevodník prepínanými prúdovými zdrojmi [5]................... 8
Obr..........4: Časový priebeh audio signálu signálu modulácii... ............................................ 24
Obr............ .......... 1............. 1.................... 10
Obr............... 1.......................................... .................