Softwarově definovaný transceiver pro radioamatérský provoz

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.

Vydal: FEKT VUT Brno Autor: Anton Paus

Strana 8 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
....................... 75 3. 72 3...................3 Parametre transceiveru.................................................... 56 2.....................1..1...................................................................................................................2 Obnovenie nosnej vlny pomocou obvodu PLL .......1 Funkčný popis transceiveru .........4 Riadenie spracovania signálu......................................... 74 3........4 modulátor demodulátor...................2 Nízkofrekvenčné rozhranie...........................................5............................... 62 3.....3 Vysokofrekvenčné rozhranie ................................ 70 3....... 61 3.................................2 Prostredie ISE Project Navigator.........................................5 Užívateľské rozhranie............. 65 3............................4.........................2 Ovládanie transceiveru ........................5 Syntezátory ..................... 57 3 Realizácia transceiveru 58 3.. 79 3.........2 Softwarové vybavenie........................5...............................................................5....5 Výsledná konfigurácia obvodu FPGA......................................3................. 66 3.................5................. 64 3.... 78 3.....3..................................................4.......................... 66 3....1 Hardwarové vybavenie ...................4.3... 62 3............... 65 3..........................1 modulátor demodulátor.3...............................................................................................................2.............................4.......................................... 73 3.............3 modulátor demodulátor ............................................. 71 3.......... 76 3.4........ 59 3......................................2 SSB modulátor demodulátor.........................................................2.......................................1 Hodinové signály.........ii 2......1 Prostredie System Generator .......1 Kodek AC‘97................................. 79 3..............................3 Demodulácia pomocou obvodu PLL ..2 A/D D/A prevodníky............................5...... 80 4 Záver 85 Literatúra 86 Zoznam skratiek symbolov 87 Zoznam príloh 90 ......................... 72 3.............. 58 3......3 Bloky vytvorené prostredí System Generator........4 Bloky vytvorené ISE Project Navigator ................................3.