Softwarově definovaný transceiver pro radioamatérský provoz

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.

Vydal: FEKT VUT Brno Autor: Anton Paus

Strana 27 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Najrozšírenejšou architektúrou, ktorá použitá DSP Harvardská (Obr. modifikovaná Harvardská architektúra).15 1. Zároveň malo umožňovať dodatočné zásahy štruktúry softwaru, rôzne aktualizácie parametrov alebo upgrady algoritmov. malo byť flexibilné teda schopné pracovať s rôznymi moduláciami, šírkami pásma prípade digitálnych modulácií rôznymi prenosovými rýchlosťami. Priamo obvodovej štruktúre majú zahrnuté špeciálne funkčné jednotky ich inštrukčný súbor obsahuje špeciálne príkazy, navrhnuté pre efektívne využitie týchto jednotiek.1 Digitálny signálový procesor DSP Digitálne signálové procesory obvody navrhnuté výpočtovo numericky náročné operácie. 1. Výhodou však nízka spotreba . od Texas Instruments) umožňujú prístup dátovej pamäti cez programovú zbernicu a opačne (tzv.17).3 Blok digitálneho spracovania signálov Výber vhodného obvodu digitálne spracovanie signálu, patrí kľúčovým krokom pri návrhu softwarového rádia.3. spomenutými vlastnosťami úzko spätý výpočtový výkon obvodu. 1. To umožňuje vykonanie len jednej inštrukcie počas hodinového cyklu, čím výpočtový výkon limitovaný frekvenciou taktovacieho signálu. Existujú tri základné možnosti realizácia obvodu digitálneho spracovania: ASIC, DSP alebo FPGA. základnej podobe každých týchto priestorov vlastné zbernice, ale niektoré DSP (napr. 1. Existujú DSP, ktoré zamerané konkrétne využitie. Jej hlavným znakom oddelený pamäťový priestor pre program pre dáta. komunikácia zbernici) ich výkone.17 Harvardská architektúra [4]. Pre danú aplikáciu teda nutné pri výbere DSP vziať úvahu jej požiadavky. Všeobecne tejto architektúre používa uniskalárne jadro, ktoré obsahuje len niekoľko funkčných jednotiek. zohľadnené v možnostiach ich periférií (napr. Obr