|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.
Zosilňovač musí mať nastavené také zosilnenie, aby úroveň signálu jeho výstupe
„zmestila“ rozsahu daného referenčnými napätiami A/D prevodníka. Digitálne riadenie prevodníka
prebieha cez sériovú zbernicu. Obvody
referenčného napätia pre obidve polarity integrované priamo čipe. potrebné nastavenie úrovne vstupného signálu, možné výhodou
použiť operačný zosilňovač symetrickým výstupom. Možno pomocou nej zapnúť obvod DLL, prepínať medzi
normálnym testovacím módom, uviesť A/D prevodník módu „power-down“
s nízkou spotrebou.14
Obr.
Rozkmit vstupného signálu limitovaný referenčnými napätiami pre A/D
prevodník. Dokončenie prevodu indikované pomocou signálu data_ready tiež obsahuje
indikáciu prekročenia rozsahu referenčných napätí. tom prípade nutné medzi
zosilňovač vstup A/D prevodníka vložiť len obvod prispôsobenie impedancií. úpravu jednoduchého signálu antény symetrický možné použiť
napríklad transformátor, ktorého stredná odbočka pripojí referenčnú úroveň A/D
prevodníka.
. Hodinový
signál môže byť jednoduchom symetrickom prevedení.16 Zapojenie vzorkovacích obvodov [7]. dosiahnutie vyšších
kmitočtov hodinového signálu prevodníku integrovaný obvod DLL (Delay Lock
Loop). 1