Cílem tohoto učebního textu je seznámení čtenářů znalých základů výkonové elektroniky a elektrických pohonů s problematikou konstrukce některých řídicích obvodů a čidel používaných v těchto oborech.
Vydal: FEKT VUT Brno
Autor: UVEE - Pavel Vorel, Petr Procházka
Strana 57 z 101
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
Setrvává tak první kvazistabilní
stav.ídicí leny elektrických pohonech 57
RC1
RC2RB2RB1
C1 C2
T2T1 uCE2uCE1
uBE1
uBE2
QQ
+UCC
t
t0
0
UCC
uBE1
uCE1
UCC
a)
UCE1sat
0,6V
t
t0
0
uBE2
uCE2
UCC
UCE2sat
0,6V
-UCC +0,6V+UCE2sat
b)
-UCC
+0,6V+UCE1sat
Obr. Dokud bude uBE2 menší než 0,6V, musí být stále vypnutý stále
sepnutý odpor RB2 vedoucí zdroje UCC jeho báze. Nap tí
uBE2 tak stále roste jakmile dosáhne hodnoty +0,6V, spínat.5 Klasický astabilní klopný obvod bipolárními tranzistory
a) schéma zapojení
b) ležitých veli in
Kmitání obvodu, ídání kvazistabilních stav :
Je-li sepnut (T2 vypnut), nap uBE2 definováno jako sou nap kondenzátoru a
satura ního nap T1. hem tohoto stavu ovšem kondenzátor ebíjí áte hodnoty nap na
po átku stavu (záporná hodnota, viz níže) kladnou hodnotu levý rezistor RB. Pokles uCE2 es
. 6