Cílem tohoto učebního textu je seznámení čtenářů znalých základů výkonové elektroniky a elektrických pohonů s problematikou konstrukce některých řídicích obvodů a čidel používaných v těchto oborech.
Vydal: FEKT VUT Brno
Autor: UVEE - Pavel Vorel, Petr Procházka
Strana 44 z 101
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
Použitý následný PWM modulátor požaduje kladné ídicí nap tí, záporné vyhodnotí jako
nulové (nulová ída).
sdružit logické signály ochran analogovým výstupem regulátoru pod ízené proudové
smy ky. Jde tedy o
jakýsi obvod „nejmenší vít zí“. Tak žeme realizovat zné omezova signálu nebo nap . 5. 5.FEKT Vysokého ení technického Brn
jedni ku, mohou jen „stahovat“ výstup diodu nuly. 5. 5.
Všimn dále, tná vazba regulátoru etn D4) vedena místa diodou
D5.
Na Obr.
Uvýst
a) b)
U3
U2
U1
+Ucc
UvýstU3
U2
U1
Obr. spojité.12 íklad konkrétního schématu zapojení regulátoru proudu DC/DC e
(pulsn ízená svá ka), jehož výstup sdružen didovým obvodem „nejmenší vít zí“
s výstupy nadproudové ochrany ochrany proti podp napájecím nap tí.11a).
Podobn lze sestavit „analogový obvod OR“ podle Obr. Záporné nap totiž nem PWM
modulátor žádný regula inek regulátoru dostal saturace –UCC. do
. Tím zajistí, regulátor umí snížit výstupní nap spolehliv nuly (resp.11b). výstupu objeví nap tí
rovné nejv tšímu všech vstupních nap (zmenšené úbytek nap diod 0,6V). Proto použita dioda zabra ující výstupu regulátoru proudu,
aby mohl nabývat záporné polarity nap tí. by
pak sobila velké dopravní zpožd tovném požadavku ídu tší než
nulovou).
Myšlenka použití diod podle Obr. Zmín pasivní
diodový len tvo diody D5, D8. výstupu objeví nap rovné
nejmenšímu všech vstupních nap (zvýšené íbytek nap diod 0,6V).11 Pasivní diodové logické leny AND lze využít pro spojité analogové signály
a) logický AND, pro spojité signály „nejmenší vstupní nap vít zí“
b) logický OR, pro spojité signály „nejv tší vstupní nap vít zí“
Takový „analogový obvod AND“ Obr. 5. Logickou jedni zajiš uje t
pull-up rezistor. Jde
tedy jakýsi obvod „nejv tší vít zí“.10 uplatnit tak, jednotlivé vstupy tohoto
diodového pasivního obvodu AND nemusí být logické signály, ale jednat o
signály analogové tj