Cílem tohoto učebního textu je seznámení čtenářů znalých základů výkonové elektroniky a elektrických pohonů s problematikou konstrukce některých řídicích obvodů a čidel používaných v těchto oborech.
Vydal: FEKT VUT Brno
Autor: UVEE - Pavel Vorel, Petr Procházka
Strana 44 z 101
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
5. výstupu objeví nap tí
rovné nejv tšímu všech vstupních nap (zmenšené úbytek nap diod 0,6V).
Uvýst
a) b)
U3
U2
U1
+Ucc
UvýstU3
U2
U1
Obr. 5. Tak žeme realizovat zné omezova signálu nebo nap .11a).11 Pasivní diodové logické leny AND lze využít pro spojité analogové signály
a) logický AND, pro spojité signály „nejmenší vstupní nap vít zí“
b) logický OR, pro spojité signály „nejv tší vstupní nap vít zí“
Takový „analogový obvod AND“ Obr. výstupu objeví nap rovné
nejmenšímu všech vstupních nap (zvýšené íbytek nap diod 0,6V). 5. Tím zajistí, regulátor umí snížit výstupní nap spolehliv nuly (resp.11b). by
pak sobila velké dopravní zpožd tovném požadavku ídu tší než
nulovou). Jde tedy o
jakýsi obvod „nejmenší vít zí“.
sdružit logické signály ochran analogovým výstupem regulátoru pod ízené proudové
smy ky. Proto použita dioda zabra ující výstupu regulátoru proudu,
aby mohl nabývat záporné polarity nap tí. 5.12 íklad konkrétního schématu zapojení regulátoru proudu DC/DC e
(pulsn ízená svá ka), jehož výstup sdružen didovým obvodem „nejmenší vít zí“
s výstupy nadproudové ochrany ochrany proti podp napájecím nap tí. do
. Zmín pasivní
diodový len tvo diody D5, D8. 5.
Na Obr. Záporné nap totiž nem PWM
modulátor žádný regula inek regulátoru dostal saturace –UCC. Jde
tedy jakýsi obvod „nejv tší vít zí“.FEKT Vysokého ení technického Brn
jedni ku, mohou jen „stahovat“ výstup diodu nuly. Logickou jedni zajiš uje t
pull-up rezistor.
Použitý následný PWM modulátor požaduje kladné ídicí nap tí, záporné vyhodnotí jako
nulové (nulová ída).
Podobn lze sestavit „analogový obvod OR“ podle Obr.
Myšlenka použití diod podle Obr.
Všimn dále, tná vazba regulátoru etn D4) vedena místa diodou
D5. spojité.10 uplatnit tak, jednotlivé vstupy tohoto
diodového pasivního obvodu AND nemusí být logické signály, ale jednat o
signály analogové tj