Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

V diplomové práci se zaměřuji na návrh schematu laboratorního přípravku a prostudování způsobů programování obvodů CPLD firmy Altera. Přípravek slouží pro vývoj a demonstraci aplikací v obvodech CPLD firmy Altera. Přípravek je navržen proprogramování kabely Altera a Presto (výrobce ASIX). Vstupní signály jsou realizovány soustavou přepínačů a tlačítek na desce. Stavy výstupů jsou zobrazovány na LED diodách, případně na připojeném multiplexním displeji. Uživatel má možnost připojit externí zařízení, přes externí vstupy. Práce je dále zaměřena na návrh desky plošných spojů laboratorního přípravku, následné výrobě, oživení přípravku a ověření kompatibility programátorů ALTERA aPRESTO. Závěr práce je zaměřen na práci s návrhovým prostředím QUARTUS II. Zejména se jedná o návod na práci se šablonami a simulací VHDL konstrukcí.

Vydal: FEKT VUT Brno Autor: Petr Gajdošík

Strana 12 z 53

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
. Jejich typická struktura zobrazena Obrázku 1. Místo klasických makrobuněk jsou složeny tzv. Momentálně lze společnosti Altera získat obvody velikosti 192 – 1700 makrobuňěk, což znamená větší volnost, nežli obvodů SPLD.3.3 Struktura obvodů CPLD (převzato [2]) Jak lze vidět struktury obvodu CPLD, jde matici mnoha obvodů SPLD, které jsou spojeny globální propojovací maticí. logických bloků obsahují miliony ekvivalentních hradel (typické dvouvstupé hradlo NAND). Obrázek 1. 1. umožňuje vytvořit mnohem složitější konstrukci.3 FPGA V této kapitole jsou použity informace pramenu [2].4 typická struktura FPGA. Obvody FPGA jsou nejsložitějšími, zároveň však také nejobecnějšími PLD obvody.4 1. Většina obvodů CPLD obsahuje interní paměť EEPROM pro trvalé uložení konfigurace obvodu,což je výhodou chvíli, přerušení napájení obvodu, jednak nemusí být obvod nově naprogramován nemusí využívat externí paměti Flash pro obnovu konfigurace. Obvody SPLD jsou v podstatě základem pro obvody CPLD (neboli složité programovatelné logické obvody). Na Obrázku 1.2 CPLD V této kapitole jsou použity informace pramenu [2]