Digitální modulátor

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této práce je seznámit čtenáře se základním principem a možnostmi řešení digitálního modulátoru pro vícestavové modulace s integrovaným obvodem AD9957 od firmy Analog Devices. Navrhnout blokové i konkrétní schéma modulátoru a celé zařízení zrealizovat. Dále se zabývá využitím standardního rozhraní USB ke komunikaci, ovládání a přenosu dat mezi modulátorem a ovládacím počítačem. Práce popisuje jednotlivé bloky navrženého zařízení, desku plošných spojů, vytvořený firmware a aplikační program pro snadné ovládání pomocí PC. V závěru práce jsou popsány některé výsledky měření a zhodnoceny dosažené výsledky.

Vydal: FEKT VUT Brno Autor: Josef Žižka

Strana 28 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
2. Zelená LED dioda LED3 USB konektoru signalizuje připojení k žlutá LED dioda bliká během komunikace sériové lince mezi převodníkem FT2232H mikrokontrolérem. Flash paměť programu velikost KB, paměť RAM velikost EEPROM paměť 1024 Mikrokontrolér disponuje jednotkou USART SPI, které jsou zapojení využity.4 Analogový filtr výstup Výsledný signál modulátoru vyveden pinech IOUT !IOUT. Napájecí napětí může být rozsahu 3,0 3,6 V.18 2. Tedy rychlost 480 Mb/s.2. Tento obvod umožňuje „high speed“ USB komunikaci. Tato paměť použita především kvůli možnosti připojení jiného zdroje dat jinou přenosovou rychlostí) než uvažované FPGA modulu TE0300. 2. Na sekundárním vinutí připojen rekonstrukční analogový filtr, složený kaskády cívek kondenzátorů. 2. Případně oddělovací transformátor úplně odpojit měřit tak charakteristiku samotného analogového filtru. 2. Tato paměť 18bitovou datovou sběrnici, velikost paměti kbit organizací 18, přístupovou dobu maximálně 6,5 ns a maximální frekvenci hodinového signálu 100 MHz. Filtr charakter dolní propust. Tyto signály jsou přivedeny příslušné piny jednotky USART řídícího mikrokontroléru. použita synchronní paměť. První kanál požit módu asynchronní sériové linky RS232 jsou zde vytvářeny signály RxD, TxD, RTS CTS. Jako vyrovnávací paměť byl vybrán obvod SN74V225-10PAG firmy Texas Instruments pouzdru 64TQFP.1, které umístěno příloze. Současně SMA konektor vyveden i nefiltrovaný signál. Každý obou kanálů může být nakonfigurován několika módů, viz katalogové listy. Signály těchto vývodů jsou přivedeny primární vinutí oddělovacího transformátoru ADT1-1WT.3 FIFO Paměť FIFO slouží vyrovnání datového toku mapovaných symbolů.4. Pomocí propojek zalamovací pinové liště JP8 možno nastavit zda bude signál filtrován nebo nefiltrován. Zapojení význam jednotlivých pinů mikrokontroléru zřejmý schématu A.2. Bližší popis způsobu komunikace pomocí sériové linky kapitole 2. Jsou označeny „USER_X“, kde číslo 8.5 Mikrokontrolér Mikrokontrolér řídí celou činnost modulátoru zajišťuje komunikaci ovládacím programem. Mezi mikrokontrolérem modulem FPGA je vytvořeno datových linek, které zatím nemají konkrétní využití. Obvod je taktován pomocí MHz krystalu. Více informací tomto obvodu lze nalézt [7].2. Filtrovaný výstupní signál je vyveden konektor typu SMA. . Byl vybrán mikrokontrolér ATmega32L, který napájecí napětí v rozsahu 2,7 5,5 zapojení využíváno napájecí napětí 3,3 taktován hodinovým kmitočtem MHz, maximální výpočetní výkon tedy MIPS. USART pro komunikaci s ovládacím PC, rozhraní SPI pro programování mikrokontroléru (konektor JP12) a pro nastavování registrů obvodu AD9957.6 FT2232H Ke konverzi signálů sběrnice USB asynchronní sériovou linku zařízení použit dvojitý převodník FT2232HL-R firmy FTDI Chip