Digitální modulátor

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této práce je seznámit čtenáře se základním principem a možnostmi řešení digitálního modulátoru pro vícestavové modulace s integrovaným obvodem AD9957 od firmy Analog Devices. Navrhnout blokové i konkrétní schéma modulátoru a celé zařízení zrealizovat. Dále se zabývá využitím standardního rozhraní USB ke komunikaci, ovládání a přenosu dat mezi modulátorem a ovládacím počítačem. Práce popisuje jednotlivé bloky navrženého zařízení, desku plošných spojů, vytvořený firmware a aplikační program pro snadné ovládání pomocí PC. V závěru práce jsou popsány některé výsledky měření a zhodnoceny dosažené výsledky.

Vydal: FEKT VUT Brno Autor: Josef Žižka

Strana 27 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
sice v kapitolách A. Aby nevznikly zemnící smyčky tím rušení, je žádoucí, aby zem GND modulátoru modulu byla spojena pouze jednom místě.6: Provedení modulu TE0300 blokové schéma (převzato [4]).2) koordinací mikrokontrolérem.17 Obr. Modul TE0300 slouží pro generování pseudonáhodných symbolů (modulovaných dat) jejich následné mapování filtrování vektorů Zároveň také slouží pro zpracování vstupních modulačních dat posílaných přímo PC. 2. desce modulátoru tomuto účelu slouží dvouřadý 14pinový konektor roztečí mm.6. Zapojení význam jednotlivých pinů zobrazeno schématu příloze. Reset FPGA modulu možný vyvolat pomocí mikrokontroléru sice signálem „RESET_9957“. Modul obsahuje svůj vlastní USB konektor velikosti mini-USB typu B. Napětí 2,5 3,3 které lze modulu odebírat není nijak využito. Napájení +5V přivedeno přes piny konektoru piny VccIO konektoru přivedeno napětí 3,3 Obě napětí jsou filtrována tantalovými kondenzátory kapacitou 10µF.7. Konfigurace hradlového pole možná pomocí JTAG rozhraní, SPI rozhraní také pomocí sběrnice USB. Nahrávání konfigurace je prováděno pomocí SPI rozhraní. Konkrétní způsob generování vektorů dán pouze softwarovou konfigurací obvodu FPGA (viz kapitola 2. Všechny GND piny modulu jsou navzájem spojeny modulu TE0300 proto zem GND přivedena pouze přes konektor J4.4 A.