Digitální modulátor

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této práce je seznámit čtenáře se základním principem a možnostmi řešení digitálního modulátoru pro vícestavové modulace s integrovaným obvodem AD9957 od firmy Analog Devices. Navrhnout blokové i konkrétní schéma modulátoru a celé zařízení zrealizovat. Dále se zabývá využitím standardního rozhraní USB ke komunikaci, ovládání a přenosu dat mezi modulátorem a ovládacím počítačem. Práce popisuje jednotlivé bloky navrženého zařízení, desku plošných spojů, vytvořený firmware a aplikační program pro snadné ovládání pomocí PC. V závěru práce jsou popsány některé výsledky měření a zhodnoceny dosažené výsledky.

Vydal: FEKT VUT Brno Autor: Josef Žižka

Strana 23 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
2.13 Obvod vyráběn pouzdru typu 100TQFP. 20 CCI_OVFL H Přetečení CCI filtru. Vymaže paměť nastaví registry defaultní hodnotu. Pin nastaven, pokud obvod uveden režimu sníženou spotřebou. Pin nastaven, pokud došlo přetečení CCI filtru. 2. Sloupec I/O značí, zda jedná vstupní výstupní pin, sloupec A/D, zda jde analogový nebo digitální pin sloupec aktivita jakou úroveň (případně hranu) daný pin aktivní. 2. Zkratka (Rising Edge) značí vzestupnou hranu, (Falling Edge) sestupnou hranu, (High) vysokou úroveň (Low) nízkou úroveň. Konkrétní funkce významy pinů jsou obsaženy tab. Tab.1: Názvy významy jednotlivých pinů AD9957 Pin Označení I/O A/D Aktivita Popis funkce 1,24,61,72, 86,87,93, 97-100 NC Nezapojené piny. Piny poskytují 18bitové prokládané vektory modulátoru. 19 PLL_LOCK H Indikace zachycení PLL.1. 25-27,31- 39,42- 44,48-50 D <17:0> I/O H Paralelní vstupní datová sběrnice.3. Stav H indikuje nesprávný synchronizační signál. Osazení jednotlivých pinů patrné z obr. 18 EXT_PWR_DWN H Pin indikující spotřebu. . možné nechat plovoucí. Pin nastaven, pokud smyčka PLL zachytí hodinový signál. 14 MASTER_RESET H Reset obvodu. 2 PLL_LOOP_FILTER Kompenzace smyčky PLL 3,6,89,92 AVDD (1,8 Analogové napájení jádra AD9957 1,8 V 74-77,83 AVDD (3,3 Analogové napájení DAC AD9957 1,8 V 17,23,30, 47,57,64 DVDD (1,8 Digitální napájení jádra AD9957 3,3 V 11,15,21, 28,45,56, 66 DVDD_I/O (3,3 Digitální napájení I/O periférií AD9957 3,3 V 4,5,73,78, 79,82,85, 88,96 AGND Analogová zem 13,16,22, 29,46,58, 62,63,65 DGND Digitální zem 7 SYNC_IN+ Synchronizační signál 8 SYNC_IN- Synchronizační signál 9 SYNC_OUT+ Synchronizační signál 10 SYNC_OUT- Synchronizační signál 12 SYNC_SMP_ERR H Synchronizační vzorkovací chyba