Digitální ekvalizér s kompresorem dynamiky

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem práce je realizace digitálního ekvalizéru s kompresorem dynamiky. Diplomová práce je zaměřena na srovnání funkcí a parametrů jednotlivých digitálních signálových procesorů, určených výhradně pro zpracování zvukových signálů. Obsahuje podrobný rozbor dílčích bloků pro signálové zpracování v obvodu AD1953 a možnosti ovládání programovatelných parametrů těchto bloků uživatelem. Práce dále obsahuje srovnání vybraných A/D převodníků spolu s popisem zvoleného obvodu UDA1361TS. Také je uvedeno navržené blokové schéma výsledného zařízení. Poté jsou uvedeny možnosti řízení jednotlivých bloků v signálovém procesoru, ovlivňující zpracování signálu. Je zde rovněž představeno výsledné obvodové řešení digitálního ekvalizéru a popis programového vybavení k úspěšnému řízení zpracování signálu vobvodu AD1953. Práce popisuje také konstrukci digitálního ekvalizéru a obsahuje výsledky vybraných měření.

Vydal: FEKT VUT Brno Autor: Radim Šafer

Strana 39 z 104

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
R36= U R36⋅R35R36 U DVDD = 4,1⋅20⋅10 3 5,0 =16,4 (6.2) (6.4 jsou postupně ukázány schémata analogových filtrů diferenčními zesilovači pro hlavní kanály pro kanál subwooferu. Na Obr. K redukci tepelného šumu levém pravém kanálu slouží filtrační kondenzátor na pinu FILTCAP, označeném schématu jako velikosti µF. Zařízení možno provozovat bez těchto filtrů diferenčními zesilovači využívat vždy jen jeden výstupní pin procesoru z příslušné dvojice, nicméně výrobcem doporučeno tyto obvody návrhu použít. ohledem typickou hodnotu napětí pro vysokou úroveň pinech rozhraní UART obvodu FT232BM, zvolena hodnota napětí 4,1 Tato úroveň odvozena od kladné napěťové úrovně napájecího zdroje pro digitální část obvodu, využitím odporového děliče rezistorů R35 R36.3 Schéma analogových fitrů spolu diferenčními zesilovači K tvorbě schématu externích analogových filtrů kombinaci diferenčními zesilovači bylo využito výrobcem doporučené zapojení [1]. Pokud jsou oba kanály vstupního signálu neaktivní dobu t 1024 LRCLK cyklů (nulová data pinu SDATA0), úroveň tomto pinu se změní vysokou. 6.3, 6. Pokud úroveň napětí pinu VREF rovna hodnotě 2,5 analogové zesílení nastaveno tak, aby procesor mohl poskytnout rozptyl výstupního signálu maximálně VRMS při použití diferenčních zesilovačů výstupu VRMS každého výstupního pinu).3) hodnoty jednotlivých rezistorů R36 16,4 R35 3,6 kΩ. externích filtrech kombinaci těmito diferenčními zesilovači je použita Besselova dolní propust řádu mezním kmitočtem fMEZ 100 kHz pro levý a pravý kanál, fMEZ kHz pro kanál subwooferu. Pin ZEROFLAG schématu vyveden vývod stejným názvem, sloužící ke zkušebním účelům. 6. potlačení zkreslení výstupním analogovém signálu je výrobcem doporučeno, použít tomto pinu velký blokovací kondenzátor, našem případě kondenzátor velikosti µF.napěťové úrovně napájecího zdroje pro analogovou část obvodu, využitím odporového děliče rezistorů R3.2) R35=R35R36 −R36=20⋅10 3 −16,4⋅10 3 =3,6 (6. 26 .3) UR36 vzorcích značí napětí rezistoru R36 UDVDD označuje kladnou napěťovou úroveň napájecího zdroje pro digitální část obvodu. Napětí pinu ODVDD určuje vysokou úroveň napětí pro všechny digitální výstupy. Při volbě celkového odporu těchto rezistorů (R35 R36) kΩ, vychází podle (6