D/A převodník pro audio s externím ovládáním pomocí mikrokontroléru

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce je vnována konstrukci laboratorního pípravku s D/A pevodníkem pro audio a nízkofrekvenní signály. V úvodní kapitole je nastíněn teoretický úvod do problematiky A/D a D/A převod. V následujících kapitolách je pak již prezentováno vlastní technické ešení laboratorního přípravku, kde obvod s D/A převodníkem AD1852 je doplněn o digitální přijímač audio signálu CS8416. Ten zajišťuje kompatibilitu pi připojení k externím audio zařízením disponujícím digitálními rozhraními, jako jsou např. SPDIF nebo AES3. Digitální přijímač i audio D/A převodník jsou navíc opatřeny sériovým komunikačním rozhraním, pomocí kterého je možné nastavovat většinu parametrů vstupního audio signálu. Toto nastavení je prováděno pomocí navrženého ovládacího softwaru pro externí mikrokontrolér adyAT mega32. V práci je prezentován blokový a obvodový návrh přípravku a to vetšině technické a konstrukční dokumentace celého zařízení.

Vydal: FEKT VUT Brno Autor: Jan Špaček

Strana 30 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
pinu Zkratka Vstupní (I) Výstupní (O) Popis funkce 1 DGND Digitální zem 2 MCLK Vstup hlavního hodinového signálu dig. 3.1 fvz 192 kHz) 8 ZEROR Log. 0 25 LRCLK Pin pro hodinový signál jednotlivých slov audio dat 26 BCLK Pin pro hodinový signál jednotlivých bitĤ audio dat 27 SDATA Pin pro pĜíjem samostatných audio dat 28 DVDD Digitální napájecí napČtí . nulový signál pravém kanálu 9 DEEMP PĜi log. dvojice trojice pinĤ, odpovídají vČtšinČ Ĝídících signálĤ Obr.17 Obr. [6]) ý.1) 24 RESET Resetovací signál.2: PĜehled funkcí jednotlivých pinĤ D/A pĜevodníku AD1852 (pĜevzato [5], resp. Reset aktivní pĜi log. 3.2 poskytuje informace funkcích jednotlivých funkþních pinĤ obvodu AD1852 Obr.1. 3. nulový signál levém kanálu 23 MUTE Nastavení funkce ztlumení obou výstupĤ (pĜi log.2: Zapojení pinĤ D/A pĜevodníku (pĜevzato [5]) Tab. pĜijímaþe) 3 CLATCH Vstup signálu pro potvrzení pĜenosu SPI komunikace 4 CCLK Vstup hodinového signálu SPI komunikace 5 CDATA Vstup datového signálu SPI komunikace 6 Pin bez pĜipojení 7 192/48 Nastavení vzorkovací frekvence (log. 3.2.1 fvz kHz) 11 AGND Analogová zem 12 OUTR+ Výstup analogového signálu HOT pro pravý kanál 13 OUTR– Výstup analogového signálu COLD pro pravý kanál 14 FILTR Pin pro pĜipojení kapacitoru napČĢové reference 15 AGND Analogová zem 16 OUTL– Výstup analogového signálu COLD pro levý kanál 17 OUTL+ Výstup analogového signálu HOT pro levý kanál 18 AVDD Analogové napájecí napČtí 19 FILTB Pin pro pĜipojení filtraþních kapacitorĤ 20 IDPM1 Pin pro nastavování zarovnání bitĤ digitálního signálu 21 IDPM0 Pin pro nastavování zarovnání bitĤ digitálního signálu 22 ZEROL Log. Tyto funkþní piny, popĜ. zapne deemfázi kmitoþtu 44,1 kHz 10 96/48 Nastavení vzorkovací frekvence (log. 3. Tab