D/A převodník pro audio s externím ovládáním pomocí mikrokontroléru

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce je vnována konstrukci laboratorního pípravku s D/A pevodníkem pro audio a nízkofrekvenní signály. V úvodní kapitole je nastíněn teoretický úvod do problematiky A/D a D/A převod. V následujících kapitolách je pak již prezentováno vlastní technické ešení laboratorního přípravku, kde obvod s D/A převodníkem AD1852 je doplněn o digitální přijímač audio signálu CS8416. Ten zajišťuje kompatibilitu pi připojení k externím audio zařízením disponujícím digitálními rozhraními, jako jsou např. SPDIF nebo AES3. Digitální přijímač i audio D/A převodník jsou navíc opatřeny sériovým komunikačním rozhraním, pomocí kterého je možné nastavovat většinu parametrů vstupního audio signálu. Toto nastavení je prováděno pomocí navrženého ovládacího softwaru pro externí mikrokontrolér adyAT mega32. V práci je prezentován blokový a obvodový návrh přípravku a to vetšině technické a konstrukční dokumentace celého zařízení.

Vydal: FEKT VUT Brno Autor: Jan Špaček

Strana 10 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
6: Poþáteþní nastavení registru 05h digitálního pĜijímaþe CS8416 ...4: Poþáteþní nastavení registru 03h digitálního pĜijímaþe CS8416 ....4: Zápis kontrolního registru þtení kontrolního registru pomocí SPI rozhraní ............14: Nastavení zarovnání digitálního signálu, mód DSP .. 4........ 52 Obr..... 49 Obr................... 50 Obr..................9: Poþáteþní nastavení registru 08h digitálního pĜijímaþe CS8416 .......2: Poþáteþní nastavení registru 01h digitálního pĜijímaþe CS8416 ... 4. 51 Obr.................................. 53 Obr...........5: Poþáteþní nastavení registru 04h digitálního pĜijímaþe CS8416 ...........5 Vývojový diagram ovládací knihovny „ad1852......7: Poþáteþní nastavení registru 06h digitálního pĜijímaþe CS8416 .... 55 ...... 5...6: Vývojový diagram ovládací knihovny „ad1852............................c“ pro Ĝízení obvodu CS8416, funkce nastavení parametrĤ požadovaném kontrolním registru 44 Obr.............. 5....................... 5...18: Nastavení Reset (Soft Reset), prĤbČh aktivním pĜíkazem..............10: Poþáteþní nastavení registru 09h digitálního pĜijímaþe CS8416 ............3: ýasový prĤbČh SPI komunikace obvodem CS8416....... 53 Obr... 4...............7: Vývojový diagram ovládací knihovny „cs8416.... 5.. 50 Obr.... 5. 5.......................2: ýasový prĤbČh SPI komunikace obvodem AD1852..c“ pro Ĝízení obvodu AD1852, funkce pro zmČnu hlasitosti levého nebo pravého kanálu ................................ 4.....19: Nastavení Reset (Soft Reset), prĤbČh aktivním pĜíkazem a následným vynulováním ...................... 5............... 48 Obr............... 33 Obr...... 4...8: Poþáteþní nastavení registru 07h digitálního pĜijímaþe CS8416 .............. 53 Obr............................. 51 Obr...... 5.......ix Obr..... 5.................................... 42 Obr...1: Zapojení komunikaþního rozhraní SPI mikrokontroléru s Ĝízenými obvody.................................1: Poþáteþní nastavení registru 00h digitálního pĜijímaþe CS8416 ...... 45 Obr............... 40 Obr.... 54 Obr...................... 4..10: Zapojení pinĤ konektoru vstupnČ-výstupního rozhraní (pohled strany TOP) ...................... 50 Obr.............12: Nastavení hodnoty hlasitosti pro pravý kanál, hodnota VOL 170.......................... 5... 54 Obr... 52 Obr..........11: Nastavení hodnoty hlasitosti pro levý kanál, hodnota VOL 170......3: Poþáteþní nastavení registru 02h digitálního pĜijímaþe CS8416 ......... 5.........c“ pro Ĝízení obvodu AD1852, funkce Ĝízení ostatních parametrĤ kontrolního registru .. 5....... 54 Obr... 5...............17: Nastavení ztlumení signálu (MUTE)................................ 5............. 5........ 36 Obr..13: Nastavení módu pĜevzorkování INT, hodnota 4X (vzorkovací frekvence kHz).. 37 Obr............ 49 Obr............... 4........... 5.... 5....................16: Nastavení deemfázového filtru, pro frekvenci kHz ...... 49 Obr... 4.8: Vývojový diagram hlavního Ĝídícího programu ............ 39 Obr....... 5... 5........ 3............15: Nastavení bitové hloubky signálu Right-Justified módu, bitĤ. 43 Obr............................... 51 Obr........................