|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Předmětem diplomové práce je návrh A/D a D/A převodníku pro audio signál a přenos digitalizovaných dat bezdrátovým komunikačním kanálem. V projektu je popsána konstrukce desek plošných spojů, návrh ovládacích panelů a měření dílčích vlastností systému, především vzorkování, rekonstrukce signálu, spotřeba a dosah bezdrátových modulů. Na závěr je diskutováno možné využití v praxi a podněty k dalšímu vývoji.
Absolutní hodnota napětí integrátoru začne zmenšovat,
ve chvíli průchodu nulou překlopí výstup komparátoru opačného stavu způsobí
zastavení čítače. konstantním
časovém intervalu dochází integraci vstupního signálu.
1.
Obr. Základní matematický vztah pro stanovení velikosti vstupního napětí [2]:
1
R⋅C
⋅
∣∫
0
T
U vst dt
∣=
1
R⋅C
⋅
∣∫
0
T R
U REF dt
∣=
U REF
R⋅C
⋅T ,
kde časový interval integrace referenčního napětí časový interval integrace
vstupního napětí.stanoveném časovém intervalu druhá etapa sestává integrace referenčního napětí a
určení časového intervalu, během něhož čítač počítá impulzy, jejichž počet úměrný
velikosti měřeného signálu. Spínač S1
se přepne horní polohy, čímž přivede vstup integrátoru napětí uvst.5. Blokové schéma A/D převodníku dvojí integrací obr. řídící jednotky vyslán impulz výstup integrátoru té
chvíli napětí úměrné velikosti měřeného signálu. Čítač zde pracuje jako dělič
kmitočtu číslem naplnění čítače dojde ukončení integrace automatickému
vynulování čítače. Tím zajištěno vybíjení kondenzátoru dobu T2, kdy
jsou počítány hodinové pulzy. Ten obsahuje číslicový údaj odpovídající měřené hodnotě vstupního
napětí. druhé etapě převodu přepínač S1
přepnut spodní polohy vstup integrátoru přivedeno referenční napětí opačné
polarity, než vstupní napětí. 1. Základní nevýhodou A/D převodníku dvojitou integrací nutnost velmi
kvalitního kondenzátoru, relativní pomalost převodu citlivost změny napájecího
napětí.
16
.5 Blokové schéma A/D převodníku dvojitou integrací
Před začátkem převodu kondenzátor vybit dekadický čítač vynulován