|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Diplomová práce se zabývá návrhem a realizací obvodu potrebných pro sestavení vysílace DRM pro krátkovlnná radioamatérská pásma. Je popsán standard DRM a je upozorneno narozdíly mezi standardem pro rozhlasové vysílání a radioamatérské použití. Uveden je návrh vstupních audio obvodu, modulátoru, smešovace, místního generátoru, zesilovace a filtru. Použitý SSB modulátor je založen na fázové metode, casto nazývané Tayloeuv modulátor. Tento princip je podrobne rozebrán včetně odvozeného matematického popisu. Vysílač je možné rídit pomocí programu na pocítaci, komunikace probíhá pres sbernici USB. Vytvorení komunikace je v práci také popsáno.
Strana 92 z 145
«
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
»
Jak získat tento dokument?
Poznámky redaktora
] [s.n. [s. Si570/Si571 MHz 1.l.
[26] MIK, Šimon.n.
[31] Analog Devices [online].com/datasheet-
pdf/view/179217/FAIRCHILD/74AC74. Dostupné WWW:
<http://designtools.cfm.analog. 2011-12-19]. Dostupné WWW:
<http://www.silabs.], 2007.: Fairchild
Semiconductor, 1997, 1999 [cit. DAC
Reconstruction Filter Performance.
[23] Otázky včetně správných odpovědí pro písemné testy zkoušek pro jednotlivé druhy
průkazů odborné způsobilosti obsluze vysílacích rádiových zařízení amatérské
radiokomunikační služby.
Brno, 2009.pdf
[24] PROKEŠ, Aleš.
[29] Inductor Comparison Tool. 2011-04-23]. [s.php?file_id=37550.], 2006. 2010 [cit. Brno, 2011. Dostupné WWW: <http://pdf1. Transmitters and Transceivers.
[21] 74CBTLV3253D Low-Voltage Dual FET Multiplexer/Demultiplexer
[online]. 2006, [cit.pdf>. Diplomová práce.
[33] Product Data Sheet. Dostupný WWW:
<http://yu1lm. 2012-04-10].pdf. 2011-04-23].], 2011.pdf>. 2011-04-23].
[22] SUMMERS, Hans.], 2005. Rádiové přijímače vysílače Přednášky.com/AF%20ALL-PASS%20NETWORK-YU1LM.ti.n. CMOS 300 MSPS Complete DDS: AD9852.
[30] ŠNAJDR, Václav.cz/www_base/zav_prace_soubor_verejne. 2011 [cit.ti. Dostupné z:
http://www. 178 s.com/lit/ds/symlink/sn74cbtlv3253.fairchildsemi.com/ds/FS/FST3253.pdf>.com/static/imported-files/data_sheets/AD9852.pd
f>.silabs.n.90
[online].] [s.
Diplomová práce.com/lit/ds/symlink/sn74auc1gu04. Přijímač signálů DRM.ctu.html>.com/static/importedfiles/application_notes/351016224AN_837.vutbr.aspx>.
Dostupné http://www.
[28] 74AC74, 74ACT74 Dual D-Type Positive Edge-Triggered Flip-Flop. [s.: Texas Instruments, 1997, 2003 [cit.],
2005.
[27] 74AUC1GU04 GLE VERTER GATE. 2011 [cit.l. [s.coilcraft. 2011-12-19].com/products/clocksoscillators/Pages/DSPLL. Dostupné z
WWW: <http://www.l. Coilcraft [online].aspx>.4 GHz I2C Programmable XO/VCXO.cz/cs/download/zkousky-prukaz/amaterske_zkousky_faq_03-2009.
[25] -837 Application ote DDS-Based Clock Jitter Performance vs. Fakulta elektrotechniky komunikačních
technologií VUT. 2009, Dostupné z:
http://www. Dostupné WWW:
<http://www. Dostupné WWW:
<http://www.l.
Dostupné WWW:
<http://www.n. Vysokofrekvenční mezifrekvenční obvody krátkovlnné stanice.] [s.qrpradio.analog.pdf>.
[s.com/dtDDSWeb/dtDDSMain. Silicon Labs. Fakulta elekrotechniky komunikačních technologií Vysokého
učení technického.] [s. 2009, 48. Dostupné WWW:
<http://focus.l. Design Tools: ADIsimDDS (Direct
Digital Synthesis).
[32] ANALOG DEVICES.com/apps/lqz/lqz.
[20] FST3253 Dual 4:1 Multiplexer/Demultiplexer Bus Switch [online]. USA, 2007. Dostupné z:
http://www.
. The Radio Communication
Handbook.] [s.com/Support%20Documents/TechnicalDocs/si570.
[34] Innovative DSPLL® Technology [online].analog.alldatasheet.pdf>