|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Diplomová práce se zabývá návrhem a realizací obvodu potrebných pro sestavení vysílace DRM pro krátkovlnná radioamatérská pásma. Je popsán standard DRM a je upozorneno narozdíly mezi standardem pro rozhlasové vysílání a radioamatérské použití. Uveden je návrh vstupních audio obvodu, modulátoru, smešovace, místního generátoru, zesilovace a filtru. Použitý SSB modulátor je založen na fázové metode, casto nazývané Tayloeuv modulátor. Tento princip je podrobne rozebrán včetně odvozeného matematického popisu. Vysílač je možné rídit pomocí programu na pocítaci, komunikace probíhá pres sbernici USB. Vytvorení komunikace je v práci také popsáno.
7.17 b). Jeden kanál
být sepnutý dobu 8,3 ns, což poměrně krátký čas. Použité obvody 74AC74 obsahují asynchronní vstupy set reset (PRE CLR).
uvedeno Obr.16: Zapojení klopných obvodů pro vytvoření adresových signálů pro multiplexer
Obr. Jeden kanál musí
být sepnutý dobu 8,3 ns, což poměrně krátký čas. Multiplexer však
Je možné ale použít ekvivalent firmy Texas Instruments, obvod
, který běžně dostupný maloobchodních prodejnách má
přepínací časy 6,8 ns. 7. Použité obvody 74AC74 obsahují asynchronní vstupy set reset (PR
vstupy nejsou využity, proto jsou připojeny svoji neaktivní úroveň Vstupní taktovací
obdélníkový signál přiveden přímo hodinový vstup obvodu IC6B přes invertor na
hodinový vstup obvodu IC6A.
.Nejvyšší radioamatérské pásmo krátký
kmitočet 300 kHz).
signály OUT1 OUT2 budou vždy navzájem stejně
multiplexeru budou přepínány vždy stejném pořadí
obvodů 74AC74 při zapnutí, což dokazuje
Obr.
Na adresní vstupy multiplexeru třeba přivádět signály tak, aby docházelo k
h čtyř kanálů, tedy všechny kombinace dvou bitů. Vzorkovací čas ilustruje
V podobných konstrukcích, například již zmiňované
FST3253 firmy Fairchild, jehož spínací časy
těžko dostupný.
ch vlnách kmitočtu MHz (nejvyšší
rezervou, proto uvažujme nejvyšší kmitočet MHz.
: Zapojení klopných obvodů pro vytvoření adresových signálů pro multiplexer
a) b)
: Napěťové průběhy klopných obvodech.
7. Pro danou konstrukci tedy měl vyhovovat. 7. možné ale po
74CBTLV3253D [21], který běžně dostupný v
přepínací časy 6,8 ns.
.17 a). Zapojení, které tyto signály vytváří, je
.
Přepínací rychlost multiplexeru pak musí být čtyřikrát vyšší, tedy 120 MHz.17: Napěťové průběhy klopných obvodech
46
Nejvyšší radioamatérské pásmo krátkých vlnách kmitočtu MHz (nejvyšší
Počítejme rezervou, proto uvažujme nejvyšší kmitočet MHz. Tyto
vstupy nejsou využity, proto jsou připojeny svoji neaktivní úroveň Vstupní taktovací
obdélníkový signál přiveden přímo hodinový vstup obvodu IC6B přes invertor na
obvodu zaručuje, že
posunuty, takže vstupy
bez závislosti počátečním stavu
: Zapojení klopných obvodů pro vytvoření adresových signálů pro multiplexer. Multiplexer však
užít ekvivalent firmy Texas Instruments, obvod
maloobchodních prodejnách má
Na adresní vstupy multiplexeru třeba přivádět signály tak, aby docházelo přepínání
Zapojení, které tyto signály vytváří, je
Činnost obvodu nejlépe osvětlují napěťové průběhy Obr. Vzorkovací čas ilustruje Obr. 7.
Přepínací rychlost multiplexeru pak musí být čtyřikrát vyšší, tedy 120 MHz. Činnost obvodu nejlépe osvětlují napěťové průběhy na
. Jeden kanál
být sepnutý dobu 8,3 ns, což poměrně krátký čas. Použité obvody 74AC74 obsahují asynchronní vstupy set reset (PR
vstupy nejsou využity, proto jsou připojeny svoji neaktivní úroveň Vstupní taktovací
obdélníkový signál přiveden přímo hodinový vstup obvodu IC6B přes invertor na
hodinový vstup obvodu IC6A.15.
, často používán multiplexer
nepřesahují 6,2 ns. Pro danou ko
Na adresní vstupy multiplexeru třeba přivádět signály tak, aby docházelo k
všech čtyř kanálů, tedy všechny kombinace dvou bitů. Vzorkovací čas ilustruje
podobných konstrukcích, například již zmiňované [16], často používán multiplexer
FST3253 firmy Fairchild, jehož spínací časy [20] nepřesahují 6,2 ns. Počítejme s
Přepínací rychlost multiplexeru pak musí být čtyřikrát vyšší, tedy 120 MHz.16 [16]. 7. Vzájemné provázání výstupů vstupů obvodu zaručuje,
signály OUT1 OUT2 budou vždy navzájem stejně fázově posunuty, takže vstupy
řepínány vždy stejném pořadí bez závislosti počátečním stavu
74AC74 při zapnutí, což dokazuje Obr