Výkonový zesilovač pro krátkovlnné pásmo s inteligentním snímáním výkonu

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této diplomové práce je zkonstruovat funkční vzorek vysokofrekvenčního zesilovače výkonu pro krátkovlnná radioamatérská pásma a změřit jeho základní parametry jako potřebný budící výkon, výstupní výkon, čistotu výstupního spektra a účinnost. Konstrukce je založena na výsledcích simulace chování modelu zesilovače získaných obvodovým simulátorem cadence™ OrCAD 16. Zesilovač by měl být později použit jako koncový stupeň pro malý radioamatérský transceiver.

Vydal: FEKT VUT Brno Autor: Petr Zatloukal

Strana 9 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
1 Měření frekvence 44 10.2 Odporové děliče 42 9.1 Podmínky měření 39 8.1 Budící výkon 39 8.3 Tepelné poměry 40 9 Vstupní dělič výkonu 41 9.2 Reálně dosažitelný výkon 34 6.6 Použitá číslicová filtrace 50 10.5 Řízení vstupního děliče výkonu 49 10.2 Návrh velikosti proudového impulsu 37 7.1 Ztrátový výkon tranzistorů 33 6.2 Změřené parametry 53 12.2.1 Lokální driftová záporná zpětná vazba 36 7.4 Realizace vstupního transformátoru 38 8 Protokol měření základních parametrů zesilovače první verze 39 8.Rozbor výsledků simulace 33 6.4 Úprava transformačního poměru výstupního transformátoru 35 7 Optimalizace návrhu realizace zesilovače 36 7.1 Podmínky měření 53 12.2.4 Měření teploty 48 10.2.2 Výstupní výkon 39 8.4 Účinnost zesilovače 40 8.3 Shrnutí 43 10 Měřící řídící obvody zesilovače 44 10.3 Montážní kapacita drain-zem 34 6.3 Čistota výstupního spektra 40 8.3 Návrh realizace výstupního transformátoru 37 7.2 Měření PSV 46 10.1 Budící výkon 53 .7 Příklad výstupu modulu měření řízení 50 11 Stabilita zesilovače 51 12 Protokol měření základních parametrů zesilovače druhé verze 53 12.2.2 Změřené parametry 39 8.1 Děliče PIN diodami J-FET tranzistory 41 9.3 Měření výstupního výkonu 48 10.2