|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Cílem této diplomové práce je zkonstruovat funkční vzorek vysokofrekvenčního zesilovače výkonu pro krátkovlnná radioamatérská pásma a změřit jeho základní parametry jako potřebný budící výkon, výstupní výkon, čistotu výstupního spektra a účinnost. Konstrukce je založena na výsledcích simulace chování modelu zesilovače získaných obvodovým simulátorem cadence™ OrCAD 16. Zesilovač by měl být později použit jako koncový stupeň pro malý radioamatérský transceiver.
5 Řízení vstupního děliče výkonu
Řízení vstupního děliče probíhá pomocí panel zesilovače vyvedeného děliče
napětí. Výpočet teploty mikro-
počítači uveden následujícím úseku zdrojového kódu. Souvislost onoho čísla vypisovaného displej zesilovače skutečného útlumu
zesilovače dána vztahem
ATT =
c
2
, (10.6)
Veškeré údaje čidlu byly převzaty specifikace [19].7)
kde číslo 0÷31 vypsané displej zesilovače ATT aktuální útlum vstupního
děliče výkonu dB. Pro pořádek uvedena část zdrojového kódu mající některé
operace spojené řízením vstupního děliče výkonu starosti. celkem možných
kroků.
49
. Nastavení otočného prvku pro řízení děliče panelu zesilovače je
pro mikropočítač, resp.+
Učidla 75
0, 01
[∘
C, V]. Dělič nechá nastavit
od průchozího útlumu 15,5 krokem 0,5 dB. Velikost tohoto napětí převedena jeho číselný obraz přiřazeno jedné
z úrovní.
10. (10. pro podprogram ovládání děliče výkonu reprezentováno jako
celé číslo rozsahu 0÷31. Toto číslo jisté formě taktéž vyvedeno řídící
port děliče, který nepřímo obsluhuje všechna relé děliče