Výkonový zesilovač pro krátkovlnné pásmo s inteligentním snímáním výkonu

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této diplomové práce je zkonstruovat funkční vzorek vysokofrekvenčního zesilovače výkonu pro krátkovlnná radioamatérská pásma a změřit jeho základní parametry jako potřebný budící výkon, výstupní výkon, čistotu výstupního spektra a účinnost. Konstrukce je založena na výsledcích simulace chování modelu zesilovače získaných obvodovým simulátorem cadence™ OrCAD 16. Zesilovač by měl být později použit jako koncový stupeň pro malý radioamatérský transceiver.

Vydal: FEKT VUT Brno Autor: Petr Zatloukal

Strana 42 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Obecné schéma jednoho stupně obrázku 9.9. Takový dělič sice není spojitý, ale při volbě do- statečně jemného kroku měl účelům snížení výstupního výkonu koncového stupně vyhovovat.4. útlum [dB] [Ω] [Ω] [Ω] útlum [dB] [Ω] [Ω] [Ω] 0,5 1,44 868 1,44 4,0 11,3 105 11,3 1,0 2,88 433 2,88 8,0 21,5 47,3 21,5 2,0 5,73 215 5,73 Tab.1. Číselné hodnoty jednotlivých stupňů jsou v tabulce 9.1. Dělič obrázku 9. Obr.3 schématu maximální uvažovaný útlum 15,5 dB.3 vidět principiální schéma děliče bez přepínacích elementů společně vypočítaným maximálním výkonovým zatížením jednotlivých rezistorů. Dělič navržen s binárními váhami viz tabulka 9. 9.1: Hodnoty odporů děliče výkonu Rezistory jednotlivých stupňů jsou sério-paralelními spojeními rezistorů dostupné řady tak, aby svým výsledným odporem nejvíce přiblížili teoretické hodnotě odporu získané předchozím výpočtu snesly také uvažované maximální výkonové zatížení.2: Obecné schéma T-článku Návrh T-článků byl ohledem rychlost množství opakujících výpočtů proveden pomocí webové kalkulačky [17]. Jelikož mají jednotlivé stupně děliče stejnou charakte- ristickou impedanci, lze nezávisle spojovat série, přičemž celkový útlum takové kaskády bude roven součtu dílčích útlumů jednotlivých stupňů. Celkově podařilo vybrat rezistory dostupné řady tak, relativní odchylka pravé hodnoty vůči teoreticky vypočítané nepřesahuje Výkonové požadavky byly taktéž splněny. Celkové schéma děliče reálnými hodnotami součástek včetně podpůrných obvodů potom vidět obrázku 9. obrázku 9.2 Odporové děliče Říditelný dělič byl tomto případě ohledem požadované vysoké výkonové za- tížení navržen jako kaskáda T-článků charakteristickou impedancí které lze různě propojovat pomocí relé. 42 .2. 9