|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.
com/blog/?p=2439
ZOZNAM SKRATIEK SYMBOLOV
A/D Analógovo-digitálny (číslicový) prevodník
AC’97 Audio Codec’97, kodér/dekodér pre audio signály
AGC Automatic Gain Control systém automatického vyrovnávania zisku
AM Amplitúdová modulácia
ASIC Application Specific Integrated Circuit zákaznícky obvod
BCD Binary Coded Decimal, formát kódovania celých čísiel
CIC Cascaded Integrating Comb filter zmenu vzorkovacej frekvencie
CLIW Configurable Long Instruction Word signálový procesor
s nastaviteľnou dĺžkou inštrukčného slova
CW Continuous Waveform telegrafická služba
D/A Digitálne (Číslicovo) analógový prevodník
DCM Digital Clock Manager, hardwarová jednotka riadenie hodinového
signálu obvode FPGA
DDFS Direct Digital Frequency Synthetisis priama číslicová syntéza kmitočtu
DLL Delay Lock Loop obvod stabilizácie kmitočtu
DSP Digitálny signálový procesor
Digital Signal Processing číslicové spracovanie signálu
EDK Embedded Development Kit, integrovaný vývojový kit
EEPROM Electronically Eraseable Programmable Read Only Memory –
elektronicky mazateľná, programovateľná pamäť ROM
FFT Fast Fourier Transform algoritmus rýchlej Fourierovej transformácie
FIFO First First Out typ sériového registra
FIR Finite Impulse Response filter konečnou impulznou odozvou
FM Frekvenčná modulácia
FPGA Field Programmable gate array programovateľné logické pole
HDL Hardware Description Language, jazyk pre popis návrh elektrických
(najčastejšie logických) obvodov
.vhd__. 16., LCD driver for 2-lines LCD displays with controller [online] cit.2012., VHDL: Binary BCD [online] cit.
Dostupné WWW: http://read.com/downloads196/sourcecode/embed/921032/
lcd_drv. Dostupné WWW:
http://fayazkadir.htm
[20] FAYAZ, K.pudn.4.87
[19] CUZEAU, B.4. 16.2012