Softwarově definovaný transceiver pro radioamatérský provoz

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Táto práca sa zaoberá možnosťami využitia koncepcie softwarového rádia pre rádioamatérske účely v pásme KV a jej následnej implementácie do vhodne navrhnutého hardwaru. Cieľom je návrh transceiveru schopného pracovať v režimoch AM, FM, SSB, a CW. V rámci teoretického rozboru problematiky sú preskúmané používané architektúry softwarových rádií a ich jednotlivé bloky. Rozbor je zameraný hlavne na analógové časti reťazca, ako sú vstupný a koncový zosilňovač, filtre a prevodníky. Ďalej sú preskúmané algoritmy spracovania signálov pre prijímač aj vysielač v daných režimoch a zostavené ich počítačové modely. Navrhnuté algoritmy sú následne implementované do obvodu FPGA (Virtex-5) na dostupnej vývojovej doske.

Vydal: FEKT VUT Brno Autor: Anton Paus

Strana 11 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
39 Spektrum demodulovaného audio signálu...................................... 2....... .............................38 Časový priebeh LSB modulovaného signálu demodulovaného audio signálu............................ 2....... 56 Obr......... 46 Obr................ 57 Obr............... 2............... 57 Obr.............50 Bloková schéma demodulátora.................................. 55 Obr.......... 51 Obr.. 47 Obr........................35 Spektrum demodulovaného audio signálu............................... ..................... 2......... 43 Obr...........58 Obnovenie nosnej vlny DSB modulovaného signálu jej úprava pre fázový detektor........................... ........ 58 Obr............................................................ 2....... 2...............................2: Odporúčané pripojenie hodinového signálu (hore) analógových vstupov ........................... 2...........45 Spektrum signálu reálnym modulačným audio signálom.......... modulačným signálom....... 2............... 2... .............................. 2.............. 2.........46 Bloková schéma demodulátora. 44 Obr.................... 49 Obr........................................36 Časový priebeh LSB modulovaného signálu demodulovaného signálu..... 45 Obr........................ 48 Obr......................................... 2.......................44 Časový priebeh modulovaného signálu jeho modulačného audio signálu.................................. 2................................... 2.47 Časový priebeh demodulovaného signálu pôvodného harm...42 Časový priebeh modulovaného signál jeho harmonického modulačného signálu.................v Obr........ 2............ 2........... 44 Obr...... 49 Obr.............34 Časový priebeh USB modulovaného signálu demodulovaného audio signálu..................................48 Časový priebeh demodulovaného pôvodného audio signálu............57 Časový priebeh výstupu čítača fázového detektoru (hore) riadiaceho signálu oscilátora (dole)....................52 Bloková schéma systému fázového závesu PLL... 47 Obr............51 Časový priebeh modulačného (hore), modulovaného strede) a demodulovaného signálu (dole).......................................................... modulačného signálu......................................... 3.... 2............. 50 Obr............... ............ 51 Obr.................................................. 54 Obr................ 48 Obr.............41 Bloková schéma modulátora............56 Časový priebeh rozdielu medzi referenčný signálom signálom oscilátora.......................................... ....40 Bloková schéma DDS [1].................. 2...................43 Spektrum signálu harm...........55 Časové priebehy referenčného signálu (hore) signálu oscilátora (dole) na začiatku simulácie (vľavo) zachytení slučky (vpravo)..................... 43 Obr.......... 48 Obr................................... 53 Obr..37 Spektrum demodulovaného signálu...... 55 Obr............................................ 50 Obr.............. 2................................................1: Vývojový kit Genesys Board firmy Digilent [15]................59 Časový priebeh výstupu čítača fázového detektora (hore) filtrácii (dole)...............54 Bloková schéma počítačového modelu systému PLL........... 2.............. 52 Obr........................................ 3............. 2. 2........ ............ 44 Obr.......... 2...........................................................................................................................49 Bloková schéma modulátora CW.......... 2................. 2...........53 Bloková schéma sekvenčného fázového detektora........................... 2..