Sekvencer pro obsluhu krátkovlnné radiostanice

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

V této práci se budeme zabývat zapojením krátkovlnné radiostanice a jejím ovládáním pomocí sekvenceru. Převážně se bude jednat o časové zpoždění anténního a PA relé připřepínání z vysílací (TX) na přijímací (RX) stranu. Časová zpoždění budou ovládány programově pomocí mikroprocesoru ATmega 16, který bude tvořit hlavní řídící část sekvenceru. U zpoždění bude stanovena celková doba při zaklíčování zprávy, kdy budeme brát v úvahu ztrátu prvního symbolu vlivem zpoždění. Dále bude řešena otázka ovládání pomocné audio paměti ISD 2560 a následné nahrávání /přehrávání zpráv u připojení na výstupní periferie generování BFO signálua jeho úpravy. Poslední fáze bude zaměřena na ovládání anténního rotátoru a dále jak softwarové, tak hardwarové řízení. Při přenosu signálu bude využívána amplitudová modulace (SSB) v pásmu CB.

Vydal: FEKT VUT Brno Autor: Pavel Dvořák

Strana 8 z 60

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
....... DPS sekvenceru...1: Vývojový diagram sekvenceru ...... 4 Obr... 5 Obr............. 13 Obr.......................................3....4: Základní zapojení vstupu PTT.. 6 Obr......1.................................2.............................3: Audio spínač (morseovka PC) (převzato [3]).2: Ideové zapojení krátkovlnné stanice (Převzato [6]).............................2...4: Simulace PI_CLANKU (Ansoft Designer) . 13 Obr......................................................5..5: Použité relé ..........1: Blokové schéma zapojení sekvenceru krátkovlnné stanice .................................................................. 26 Obr...............2...........7: Blokové zapojení ISD 2560 (převzato [7])................12: Blokové schéma vstupních výstupních periferií ISD 2560.............................. 20 Obr..........1: Schéma zapojení můstku řízení rotátoru.............................................................1..................................3........................2..................................4........................... 6 Obr........................ 11 Obr............................................................................2.3: Výstup BFO (žlutý) filtraci PI_CLANEK (modrý) oblasti 750 Hz.........2......................... 19 Obr...................................................viii SEZNAM OBRÁZKŮ Obr.........1: Časové signály zpoždění (Převzato[7])....2........1.......................3................................. 15 Obr..... 18 Obr.............................2..3: Anténní relé (Převzato [5]) ................................................................................2: Sekvencer rotátor................... 23 Obr........... 22 Obr....2.......... 9 Obr. 22 Obr.............................................3.............2.... 7 Obr..............4........ 17 Obr....................1......................................................................................................6: Způsoby zapojení anténního relé LNA (Převzato [6])...2............................... 27 ............................................. 23 Obr......2............................................8: Celkové schéma zapojení ISD 2560 ................ 14 Obr........1.....................2..........11: Schéma zapojeni vstupu LM386 BFO....................1............ 23 Obr....................................... Odporový dělič vstup ADC(0) BFO........................................................................................4: Schéma anténního relé...5: Zobrazeni zpoždění LCD následné volby klíčování ..........................................2: ATmega ........................ 9 Obr................................. 25 Obr....5: Útlumová charakteristika filtru BFO (PI_CLANEK) frekvenci kHz ..........................................................................................9: Označení vývodů ISD 2560 systém ovládání ....................................................... 8 Obr...........................................................3....... 4 Obr...............1...........................2.....10: Port_C komunikace ISD 2560................ Schéma zapojení pí_článku výstupu BFO ......... 13: DPS ISD2560 386.................... 20 Obr