Cílem tohoto učebního textu je seznámení čtenářů znalých základů výkonové elektroniky a elektrických pohonů s problematikou konstrukce některých řídicích obvodů a čidel používaných v těchto oborech.
Vydal: FEKT VUT Brno
Autor: UVEE - Pavel Vorel, Petr Procházka
Strana 59 z 101
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
7b). Proto kdy využívá možnosti synchronizovat klopný obvod jším referen ním
signálem.7b)
popsat rovnicí:
( −
+
++
+
−=
−
RC
t
CCCCCCC e
RR
R
UU
RR
R
Utu 1
21
2
21
2
(6.7a).
6.6 Odstran zaoblení náb žné hrany výstupního signálu Q
V tomto zapojení kondenzátor nabíjí vnit rezistor dioda hem tohoto
procesu odd luje nabíjející kondenzátor výstupu.
Pozn1. 6.13)
Odtud pak pro periodu kmit dostaneme:
1
21 2
ln2
R
RR
RCT
+
= (6.ídicí leny elektrických pohonech 59
RC
RC
RBRB
C C
T2T1 QQ
+UCC
RC
D
Obr.5. vypnutí tedy jší rezistor RC
pracuje jako pull-up, který zajistí, výstupu objeví ihned nap UCC, tj. Nap horní konce obou bázových
odpor mohou napájet zdroje prom nného nap lze tak ídit kmito multivibrátoru. 6.4 Astabilní klopný obvod komparátorem hysterezí
Zapojení Obr. 6. 6.14)
.2. 6. strmá náb žná
hrana nepoznamenaná nabíjením C.: Kmito tová stabilita tohoto astabilního klopného obvodu není vysoká (asi 0,01 až
0,001).12)
V ase t=T/2 dosáhne toho nap velikosti UCCR2/(R1+R2):
−
+
++
+
−=
+
−
RC
T
CCCCCCCC e
RR
R
UU
RR
R
U
RR
R
U 2
21
2
21
2
21
2
1 (6.: Existují mnohé modifikace zapojení Obr.3 se
Schmittovým invertorem. 6. Synchroniza pulsy inkují jejich náb žné hrany) ivádí vazební
kondenzátor báze jednoho tranzistor .
Nabíjecí proces prvním kvazistabilním stavu (nap roste) lze souladu Obr. Proncip innosti shodný zapojením Obr. Nyní však použito zapojení komparátoru hysterezí, které má
ob kompara úrovn symetrické kolem nuly viz Obr.
Pozn2