Řídící členy v elektrických pohonech

| Kategorie: Skripta  | Tento dokument chci!

Cílem tohoto učebního textu je seznámení čtenářů znalých základů výkonové elektroniky a elektrických pohonů s problematikou konstrukce některých řídicích obvodů a čidel používaných v těchto oborech.

Vydal: FEKT VUT Brno Autor: UVEE - Pavel Vorel, Petr Procházka

Strana 33 z 101

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
informaci ední hodnot proudu ili výkonu. Je tedy ejmé, propust sníží dynamiku výkonové regula smy ípad svá ky to není kritické). Signál uX(t) na vstupu propusti tedy podle Obr.1 Snímání výkonu pomocí ední hodnoty proudu meziobvodu e Signál idla proudu vede dolní propusti. .4 „Vzorkování“ výstupního proudu ídou Princip této metody získání signálu psk Obr. 4. 4. Díky tšímu útlumu nepropustném pásmu (-40dB/dek) pak lze umístit zlomy charakteristiky (jsou dva) kmito tov výše než zlom jednoduchého lánku, itom dostaneme podobné zvln výstupního nap filtru jako jednoduchého lánku.2b) jde signál výstupního proudu vzorkovaný pracovní ídou e. 4. hem doby vypnutí pak epína zkratuje vstup této dolní propusti. 4.2a). 4. Za filtr ješt umístíme sledova ímž zajistíme nezávislost výstupního signálu filtru další zát (impedan odd lení). Pokud bychom cht situaci zlepšit, žeme použít dva lánky kaskád (filtr ádu).ídicí leny elektrických pohonech 33 hodnot odebíraného proudu. + Rz UD konst. ivádí informaci výstupním proudu vstup dolní propusti. U Psk C R Obr.1 (místo snímání proudu meziobvou možné snímat primární proud transformátoru). Pokud zanedbáme ztráty odpovídá ední hodnota proudu meziobvodu také výstupnímu výkonu Popsaný princip snímání výkonu použitý jedno inném stkovém propustném transformátorem Obr. asová konstanta propusti musí být n kolikrát tší, než perioda spínání abychom výstupu propusti obdrželi pouze užite nou stejnosm rnou složku tj. Výstupní spojitý proud je snímán idlem proudu tento signál veden elektronický epína (nap obvod 4053), který ovládán ídicím signálem pro spínání tranzistor dob zapnutí tranzistor je epína horní poloze tj