RFID identifikace zastávek MHD pro nevidomé

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této diplomové práce je navrhnout zařízení pro identifikaci zastávek MHD pronevidomé. Nejdříve je práce zaměřena na seznámení s problematikou systému RFID, popisuje jednotlivé části tohoto systému, jejich vzájemnou komunikaci a vyhodnocuje možnosti použití jednotlivých frekvenčních pásem. Následně práce popisuje blokové schéma celého zařízení. Dále se zaměřuje na zapojení jednotlivých bloků zařízení. Je vybrán obvod pro RFID čtecí modul, hlasový modul, výběr vhodného transpondéru proumístění na kovové konstrukce a řídící část zařízení. U každého z těchto bloků zařízeníje uvedeno schéma zapojení a popis řídícího programu. Podklady pro konstrukci zařízení jsou uvedeny v příloze.

Vydal: FEKT VUT Brno Autor: Radomír Straka

Strana 24 z 72

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
2.3 Blokové schéma vnitřního zapojení obvodu EM4095 (převzato [2]) .5). Obr. Popis funkce jednotlivých pinů obvodu EM4095 [2] PIN Jméno Popis Typ 1 VSS Zem Zem 2 RDY/CLK Znak připravenosti výstup hodinového signálu Výstup 3 ANT1 Řízení antény Výstup 4 DVDD Napájecí napětí pro řízení antény (kladné) Napájení 5 DVSS Napájecí napětí pro řízení antény (záporné zem) Zem 6 ANT2 Řízení antény Výstup 7 VDD Napájecí napětí obvodu Napájení 8 DEMOD_IN Demodulovaný signál antény Analogový signál 9 CDEC_OUT Připojení blokovacího kondenzátoru (výstup) Analogový signál 10 CDEC_IN Připojení blokovacího kondenzátoru (vstup) Analogový signál 11 AGND Analogová zem Analogový signál 12 MOD Vysokoúrovňový signál budící anténu Vstup vnitřním “pull down“ rezistorem 13 DEMOD_OUT Digitální signál reprezentující AM modulaci zachycenou anténou Výstup 14 SHD Vysokoúrovňový vstup, kterým lze donutit obvod přejít režimu spánku Vstup vnitřním „pull up“ rezistorem 15 FCAP Připojení filtrovacího kondenzátoru smyčky PLL Analogový signál 16 DC2 Připojení oddělovacího kondenzátoru Analogový signál Na následujících schématech vidět blokové vnitřní zapojení obvodu (Obr. 2. 2. 2.3), dále typické zapojení obvodu pro režim čtení (Obr.4) režim čtení zápisu (Obr.13 Tab