Kniha obsahuje návody na stavbu elektroakustických zařízení, nízkofrekvenčních zesilovačů, elektronických měřicích přístrojů, generátorů a dalších elektronických přístrojů a zařízení. Kniha je určena především zkušeným radioamatérům.
Požadovaný dělicí poměr nastavuje připo
jením úrovně příslušný vstup jednoho hradel nebo
IO10, b,c. Aby zabránilo nežádoucímu vydělení výstupní frekvence
dvěma, čítá první dekadický čítač jen pěti.5)
Jeho úkolem podle nastavení vydělit frekvenci NŘO dekádách
lkrát 106krát, přičemž střída výstupního signálu musí být 1:1. Proto je
v obvodu zařazen klopný obvod typu 16), jehož výstupu již
střída 1:1. Tento typ oscilátoru podrobně popsán lit. poloze přepínače Př, „TTL“ napájecí napětí toho
to obvodu sníženo Zenerovo napětí diody D2, čímž napětí úrovně
H snižuje asi 4,5 tomto případě dioda omezuje úroveň vstupní
ho signálu převodníku úroveň jeho napájecího napětí, přičemž
úbytek napětí vzniká rezistoru Rg. Aby tento odpor nezpůsoboval spolu
se vstupní kapacitou nežádoucí časovou konstantu, která proje
vila poklesem úrovně při vyšších frekvencích, paralelně němu připojen
člen R7. [2], kde čtenář
najde příslušné podrobnosti. Diody zhasnou, jsou-li „zkratovány“ přísluš
ným tranzistorem (T, nebo T4).Signalizace stavu „zavěšeno“
K indikaci slouží diody D40, D41. důvodů nejmenšího odebíraného
proudu zdroje jsou tyto diody spolu diodou D39, která označuje
zapnutí přístroje, zapojeny sérii napájeny proudovým zdrojem tvoře
ným T8, D37, D3s, R27, R28. Kondenzátory C61 C62 zabraňují blikání
diod. Podstata jeho činnosti vychází integrování
194
. Je-li nastaven dělicí poměr signál veden přímo přes hradla
IO10Cid výstup.
Analogová část
j) Analogový napěťově řízený oscilátor
Základními částmi oscilátoru jsou integrátor neinvertující komparátor
s hysterezí. Tranzistor při běžném provozu saturovaném stavu
a neuplatňuje se, ale při přetížení výstupu omezuje napájecí proud 17
(asi mA), tím zajišťuje jeho ochranu.
g) Výstupní dělič (obr. zajišťují dvě hradla
IOUa která zkracují cyklus. 6.
h) Impedanční převodník, převodník úrovní CMOS TTL
Je realizován šesticí výkonových invertujících stupňů l7, které jsou
spojeny paralelně