Kniha obsahuje návody na stavbu elektroakustických zařízení, nízkofrekvenčních zesilovačů, elektronických měřicích přístrojů, generátorů a dalších elektronických přístrojů a zařízení. Kniha je určena především zkušeným radioamatérům.
Na obr. 2X3216. Tehdy mikroprocesor čte data (RD L). Uvážíme-li, každé vedení datové sběrnice je
v popisovaném případě připojeno více než šest vstupů (včetně zatím
nekomentovaných paměťových čipů), pak jistě zřejmé, proč tato sběrni
ce byla posílena oddělovacími zesilovači 10, IOu Protože datová
sběrnice obousměrná (tzn. 4. Při úrovni citova
ných uvolňovacích vstupech stav zesilovačů opačný; mikroprocesor
data sběrnici vydává.
Připojením oddělovacích zesilovačů mikroprocesor, výstupy
řídicích signálů [10], [1] zajištěno jejich zanedbatelné zatížení proudem
asi 0,25 mA; naproti tomu výstupy oddělovacích zesilovačů jsou schopny
napájet jednotlivá vedení sběrnic proudem velikosti mA. Je-li tedy těchto
vstupech úroveň propustný „dolní“ obvod IO10, zatímco „horní“
IOn neprůchozí, přičemž jeho výstupy jsou vysokoimpedančním
stavu. 4. typu SN74245
či MHB8286, popř. Každý nich osmibitový, tzn. Vzhledem tomu, jejich uvolňovací vstupy (vývody 19) jsou
uzemněny, jsou adresové výstupy mikroprocesoru trvale propojeny
s adresovou „vnější“ sběrnicí. pro přímý přístup paměti
112
.7.cepce příznivá nichž dále nepočítá jejich rozšířením, nemusí být
oddělovací zesilovače použity.
Místo dvou kusů jednosměrných zesilovačů typu 8212 bylo jistě
výhodnější použít jeden obousměrný zesilovač [11], např. 4. data pohybují%běma směry, při
čtení směrem mikroprocesoru, při zápisu směrem mikroprocesoru),
bylo nutné použít dva jednosměrné zesilovače stejného typu, zapojené
proti sobě. 4. Ovšem tam, kde jednotlivé bloky mikropo
čítače svou koncepcí představují vícenásobnou zátěž sběrnic (viz zapojení
obr. Řízení směru propustnosti takto vytvořené dvojice obstarává
řídicí signál (invertorovaný členem I4— 1/6 obvodu 74LS04), přivá
děný propojené uvolňovací vstupy DS2 DS1. (Pokud bylo žádáno elektrické odpojení
mikroprocesoru datové sběrnice, např. Současně
zesilovače oddělují vliv kapacitní zátěže rozsáhlejších pamětí RAM, slože
ných zpravidla většího počtu integrovaných obvodů.3
a displeje obr. 4. obsahuje osm
jednosměrných třístavových budičů zesilovačů sběrnice, dvojím uvol
ňovacím výstupem stejné aktivity, zatížitelností každého výstupu 24
mA.7) pochopitelně systémů rozsáhlých určených pro pozdější
rozšíření, nesmějí oddělovací zesilovače chybět.
V zapojení obr.8 zapojení CPU, které patří bloku klávesnice obr.8 zakresleno také jištění adresové sběrnice sice
dvěma obvody 74LS244