Přímý frekvenční číslicový syntezátor s externí synchronizací

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato práce se zabývá problematikou přímé frekvenční číslicové syntézy. V úvodu práceje vysvětlen princip a uvedeny základní vlastnosti této metody generování signálu.Rozebrány jsou především dopady na čistotu spektra výstupního signálu. Další kapitolase zabývá návrhem zařízení, tedy výběrem DDFS obvodu a dalších základních bloků. Jezde uveden návrh násobiče kmitočtu, rekonstrukčního filtru a výstupního zesilovače.Zabývá se také výběrem řídícího obvodu. Zařízení je možné ovládat pomocí počítačepřes sběrnici USB. Pro tyto účely byl vytvořen uživatelský program. Změřené vlastnostizařízení jsou uvedeny na konci práce. Práce obsahuje schémata a desky plošných spojůnavržených částí včetně simulací a změřených parametrů.

Vydal: FEKT VUT Brno Autor: Ondřej Buš

Strana 10 z 80

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
.................... 3..................8: Vznik nežádoucích složek důsledku zkrácení ladicího slova podle [6]..............x SEZNAM OBRÁZKŮ Obr........... 3........ 30 Obr..... 37 ..............6: Spektrum výstupu rekonstrukčního filtru [6].......... 31 Obr...... 2...1: Spektrum fázového šumu. 25 Obr... 21 Obr..... 18 Obr.................16: Rozložení pinů konvertoru napěťových úrovní TXB0104 firmy Texas Instruments [17]........................ 3..... . 2.12: Doporučené zapojení zesilovače ERA-5, podle [15]............................................19: Doporučené zapojení obvodu LP2951 podle [22]....................14: Elektronický analogový přepínač TS5A3159 firmy Texas Instruments....................................6: Porovnání jednotlivých typů filtrů, převzato [12]................. 35 Obr............................. 3. 36 Obr.... 3............ 3.17: Potisk přední zadní strany přístroje...9: Zapojení výstupu obvodu AD9951 [5].......18: Zapojení otočných přepínačů........................ 35 Obr.15: Připojení USB sběrnice mikrokontroléru při použití knihovny V-USB [19]......... 3........... 3.......8: Export simulace Cauerovy dolní propusti řádu Pspice. 24 Obr...........3: Blokové schéma násobiče kmitočtu.......1: Principiální schéma DDFS syntezátoru, podle [2]............... 22 Obr...... 1........7: Vznik fázového šumu důsledku zkrácení ladicího slova, převzato [6]..... 3. 3............ 26 Obr.........1: Blokové schéma syntezátoru..2: Blokový diagram obvodu AD9915, převzato [8]......13: Způsob zapojení oscilátoru CFPT-126, převzato [16].....2: Kruhový fázový diagram podle [5]....... 3.. .......10: Přenosová charakteristika transformátoru PWB2010-1L, převzato [14]..... 3........................ 3....................... 29 Obr............. 27 Obr................... 3.................... 3.............4: Spektrum výstupu 14-bitového D/A převodníku při výstupním kmitočtu 2 MHz (vlevo) 2,001 MHz (vpravo)................. 19 Obr.................. 16 Obr.....................7: Schéma Cauerovy dolní propusti řádu.............. ................... 20 Obr.................... Taktovací kmitočet MHz....... 28 Obr....... 30 Obr........... ............ 2... 23 Obr............ 3.................................. 3. 29 Obr..................5: Teoretické spektrum výstupu DDFS (bez filtrace), převzato [6]................................. 28 Obr... 2..................3: Kvantizační šum.. 32 Obr....... ........4: Schéma navrženého násobiče................ 3...........5: Spektrum výstupního signálu násobiče získané simulací Pspice.. 3................... 2...................................... Spektrum 4-bitového 8-bitového D/A převodníku [5]......................... 2..................................11: Impedanční přizpůsobení výstupu D/A převodníku...... 21 Obr..................... 33 Obr............................ 27 Obr.............. 2........................................ 2...... 17 Obr.......................................... 34 Obr..