Přímý frekvenční číslicový syntezátor s externí synchronizací

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato práce se zabývá problematikou přímé frekvenční číslicové syntézy. V úvodu práceje vysvětlen princip a uvedeny základní vlastnosti této metody generování signálu.Rozebrány jsou především dopady na čistotu spektra výstupního signálu. Další kapitolase zabývá návrhem zařízení, tedy výběrem DDFS obvodu a dalších základních bloků. Jezde uveden návrh násobiče kmitočtu, rekonstrukčního filtru a výstupního zesilovače.Zabývá se také výběrem řídícího obvodu. Zařízení je možné ovládat pomocí počítačepřes sběrnici USB. Pro tyto účely byl vytvořen uživatelský program. Změřené vlastnostizařízení jsou uvedeny na konci práce. Práce obsahuje schémata a desky plošných spojůnavržených částí včetně simulací a změřených parametrů.

Vydal: FEKT VUT Brno Autor: Ondřej Buš

Strana 10 z 80

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
................ ....4: Schéma navrženého násobiče......... 2............................ 26 Obr.........x SEZNAM OBRÁZKŮ Obr............................... 3............. 19 Obr. 30 Obr..7: Vznik fázového šumu důsledku zkrácení ladicího slova, převzato [6].. 23 Obr............. 2............... 2................................2: Kruhový fázový diagram podle [5]........ 3........ 31 Obr........................ 16 Obr................... 2................. 28 Obr..13: Způsob zapojení oscilátoru CFPT-126, převzato [16]..... 3........ 29 Obr.................................11: Impedanční přizpůsobení výstupu D/A převodníku........ 2...3: Kvantizační šum. Spektrum 4-bitového 8-bitového D/A převodníku [5].............................................4: Spektrum výstupu 14-bitového D/A převodníku při výstupním kmitočtu 2 MHz (vlevo) 2,001 MHz (vpravo)...... 30 Obr...7: Schéma Cauerovy dolní propusti řádu....................12: Doporučené zapojení zesilovače ERA-5, podle [15]. 22 Obr............... ........8: Vznik nežádoucích složek důsledku zkrácení ladicího slova podle [6]....................3: Blokové schéma násobiče kmitočtu. 3.............. 3............. .... 21 Obr........................................ 20 Obr.......................................2: Blokový diagram obvodu AD9915, převzato [8].... 3..9: Zapojení výstupu obvodu AD9951 [5]................... 28 Obr..... 3...10: Přenosová charakteristika transformátoru PWB2010-1L, převzato [14]..... 37 ....... 3............. 2.........................................5: Spektrum výstupního signálu násobiče získané simulací Pspice......... 24 Obr.............. 27 Obr... 34 Obr. 25 Obr............. 27 Obr..... 21 Obr.... 17 Obr.............................................................. 29 Obr.... 3.. Taktovací kmitočet MHz.............. 2...1: Blokové schéma syntezátoru..................1: Principiální schéma DDFS syntezátoru, podle [2].............. 35 Obr................ 35 Obr.............. 3.........16: Rozložení pinů konvertoru napěťových úrovní TXB0104 firmy Texas Instruments [17]......6: Porovnání jednotlivých typů filtrů, převzato [12]..........18: Zapojení otočných přepínačů................................ 3.......................... 33 Obr............ 3......... 3..1: Spektrum fázového šumu.................. 3........ 3..... 3. 3..14: Elektronický analogový přepínač TS5A3159 firmy Texas Instruments............. 1.15: Připojení USB sběrnice mikrokontroléru při použití knihovny V-USB [19]............ 32 Obr...............6: Spektrum výstupu rekonstrukčního filtru [6]..........8: Export simulace Cauerovy dolní propusti řádu Pspice.. ....... ...................................5: Teoretické spektrum výstupu DDFS (bez filtrace), převzato [6]........................................ 36 Obr. 2........................19: Doporučené zapojení obvodu LP2951 podle [22]............... 3............17: Potisk přední zadní strany přístroje...................... 3............... 18 Obr...