Obvody zesilovačů a přijímačů

| Kategorie: Kniha  | Tento dokument chci!

Vydal: Státní nakladatelství technické literatury Autor: Milan Syrovátko

Strana 351 z 360

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
sledování průběhu tvaru impulsů použijeme osciloskop, nejlépe mezní frekvencí kolem 100 MHz.19. Spotřeba proudu při napětí činí asi při napětí asi mA. nastavení kontrole frekvence oscilátoru celé funkce měřiče frekvence použijeme spolehlivý číslicový měřič frekvence. Princip teplotní stabilizace spočívá dolaďování frekven­ ce oscilátoru varikapem, který napájen děliče napětí termistory. Přepínač frekvence Plaje spřažen přepínačem Plb, který přepíná polohu desetinné čárky zobrazovací jednotce. 10. Aby bylo možné měřit menší úrovně napětí než odpovídají úrovním logických obvodů, vstupu měřiče zařazen vstupní zesilovač tvaro- 354 . V zájmu dobré stability oscilátoru bylo vyvinuto zapojení obr. Výstupní frekvence tedy poměru MHz Hz. 10. Bylo ověřeno, termistorový dělič musí být podle předchozího kompenzování stejnosměrným napětím navržen pro každou PKJ individuálně. vzorkovací impuls pro převod paměti nulovací impuls který ruší předchozí údaje před dalším čítáním. Vzhledem použitému typu tranzistorů pro spínání není nejvyšších frekvencích výstupní průběh napětí již obdélníkový jeho amplituda je menší než 3,5 Protože však tyto frekvence již nejsou určeny pro další zpracování čítači slouží jen jako kalibrační pro jiné použití, není to na závadu. Napájecí proud je asi 100 mA. Díl obsahuje dekadické děliče MH7490 obvyklém zapojení. Jen tak lze dosáhnout frekvenční stability pro rozsah teplot —60 až + 70°C, což bez použití termostatu velmi dobrý výsledek. Při oživování nezapomeňme, signálu pro logickou úroveň musí odpovídat napětí menší než 0,8 signálu pro logickou úroveň napětí 2,4 Také parazitní zákmity poruchy napájení mohou narušit proces čítání. tomto kódu signál veden do zobrazovací jednotky.zajišťuje potřebnou dobu čítání měřeného signálu zároveň vytváří tzv. Výhoda tohoto zapojení spočívá tom, ovládání tranzistorů stejno­ směrné nezáleží tedy délce přívodů přepínači. Pro konečné čítání dobu použita výstupní frekvence děliče atd.20. Za oscilátorem následuje dělič frekvence podle obr. Čítač pamětí počítá přiváděné impulsy převádí kódu BCD. Oscilátor zde tranzistorový zpětnou vazbou emitoru následující­ mi dvěma oddělovacími stupni tvarovačem třemi dvouvstupovými logickými členy. Výstupní napětí poža­ dovaném dělicím poměru získává pomocí spínacích tranzistorů až T8. Při měření nesmíme ovlivnit vlastnosti oscilátoru, který měl být umís­ těn stínícím krytu