Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

V diplomové práci se zaměřuji na návrh schematu laboratorního přípravku a prostudování způsobů programování obvodů CPLD firmy Altera. Přípravek slouží pro vývoj a demonstraci aplikací v obvodech CPLD firmy Altera. Přípravek je navržen proprogramování kabely Altera a Presto (výrobce ASIX). Vstupní signály jsou realizovány soustavou přepínačů a tlačítek na desce. Stavy výstupů jsou zobrazovány na LED diodách, případně na připojeném multiplexním displeji. Uživatel má možnost připojit externí zařízení, přes externí vstupy. Práce je dále zaměřena na návrh desky plošných spojů laboratorního přípravku, následné výrobě, oživení přípravku a ověření kompatibility programátorů ALTERA aPRESTO. Závěr práce je zaměřen na práci s návrhovým prostředím QUARTUS II. Zejména se jedná o návod na práci se šablonami a simulací VHDL konstrukcí.

Vydal: FEKT VUT Brno Autor: Petr Gajdošík

Strana 41 z 53

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
33 SEZNAM SYMBOLŮ, VELIČIN ZKRATEK PLD Programmable Logic Device SPLD Simple Programmable Logic Device CPLD Complex Programmable Logic Device FPGA Field Programmable Gate Array JTAG Join Test Action Group TDO Test Data Output TDI Test Data Input TMS Test Mode Select TCK Test Clock VHDL Hardware Description Language EEPROM Electrically Erasable Programmable Read Only Memory PLA Programmable Logic Array PAL Programmable Array Logic GAL Generic Array Logic LED Light Emited Diode SVF Seriál Vector Format NAND Not And EX Exclusive Or DAC Digital Analog Converter RAM Random Access Memory UFM User Flash Memory ISP Systém Programming QPF Quartus Project File BDF Block Diagram File UCF User Constrainsts File SDO Standard Delay format Output file VHO VHDL Output file VHT VHDL Test file SDC Synopsys Design Constraint file QSF Quartus Settings File