V knihách řady „Elektronika tajemství zbavená“ je dobrým zvykem technické děje nejenpopisovat, ale zpřístupňovat je i experimenty. Tyto pokusy nejsou žádné složité konstrukce,nýbrž jednoduchá zapojení, která se dají sestavit z levných, snadno dostupných materiálů.Při práci na tomto dílu se ukázalo, že i nejmodernější zařízení, například D-A a A-D převodníky, je možno realizovat jednoduchými prostředky. Nicménč nemá většina obvodů pouzedemonstrační charakter. Vycházejí převážně z obvodů aplikované číslicové techniky a jsoui po přečtení knihy mnohostranně použitelné. Ostatně provádění pokusů není povinné.I ten, kdo se jich vzdá. najde v textu podrobně vysvětleno vše, co mají experimenty prokázat - od téměř 150 let starých základních logických úvah až po moderní číslicovouaudiotechniku.Mnoho radosti ze čtení a především experimentování.
následující kapitole touto vlastností budeme zabývat podrob
ně. Pán jen prozatímní paměť,
otrok plní vlastní funkci paměti. Následující invertory tuto
funkci invertoru ruší, takže vzniká přímá zpětná vazba mezi vstupem výstupem. tom opět ukazuje klasické
chování klopného obvodu.
Ve fázi potřetí zkoumá chování obvodu, tentokrát však změní stavy J/K vzestupné
hraně Cl. digitální technice jsou obvody, které reagují
na hrany impulsů, velmi důležité, protože stanoví přesné časové body elektronickém dění.
V počítačové technice řízení provádí výhradně hranami impulsů.
Při vstupním stavu 0/0 J/K výstupní stav nemění. První klopný obvod převezme spontánně stavy posune při sestupné hraně
dál.
Na řádku připojí (symbol sestupné hrany Cl) potom několikrát změní J
a Ani jeden klopný obvod nereaguje, výstupy zůstávají konstantní (až řádku 5). Řídící signál Cl, který nazývá také hodinový signál nebo clock, dvě funkce:
přijmout data, je-li úrovni uložit data paměti neboje odevzdat, je-li 0. Moderní počítače jsou
tak rychlé, svou roli hrají nej kratší doby náběhu hrany.
Teprve připojí-li přijme první klopny obvod stav vstupu (řádek 6).66
Na začátku nastaví kombinace řádku připojí dvakrát zase vstupy klop
ného obvodu potlačení zákmitů tím účelem musí střídavě připojit vznikne
sestupná nebo vzestupná hrana dohromady úplný impuls Cl. Obzvláště zajímavá vstupní kom
binace 1/1: Při každém pulsu ýstupní stavy převrátí (fáze g). Klopný obvod tedy není připraven příjmu ani při (řádek 19, stejně
jako řádku 13). Podívám e-li
se schéma zapojení, uvidíme, proč tomu tak je. Úplné impulsy vymažou
stavy, které náhodně vznikly při zapnutí.
Dokud připojen nepřijímá klopný obvod žádné stavy.
I fáze ukazuje, klopný obvod přijímá jen jednu změnu.
Jen když platí klopný obvod připraven přijm out ěnu. fázi vstupy přepnuly
až při tentokrát však mají změnit již při (řádek 17) převezme vzestupná
hrana (řádek 18). Druhý klopný
obvod zůstává nezměněn, stav uložený mezipaměti předá výstupy při opětovném
poklesu (řádek 7).
Při každém hodinovém impulsu všechny stavy klopného obvodu převrátí. Vstupní stav 1/1 udělá obou prvních lo
gických členů NAND invertory pro zpětně vedené výstupní stavy. Tento posun fázi opakuje ještě jednou, tentokrát však opačnými
stavy Vzestupná hrana posune prvního klopného obvodu předem nastavené vstup
ní stavy (řádek 8), sestupná hrana posune dále výstup (řádek 9). Pak budou stavy odpovídat řádku 1. při dalším impulsu převezme druhá změna, jsou-li ještě
na vstupech odpovídající signály (řádky 16). Klopný ob
vod neplní funkci paměti (stav 1/1 nezachová), ale funguje jako impulsní generátor řízený
hodinovým signálem Cl.
. Kvůli pře
vrácené logice klopného obvodu NAND jeho vstupy rozdíl klopného obvodu NOR
aktivují logickou jsou však zpětné vedení vždy připojeny opačně nastavené stavy. První změna
se přejímá podle očekávání, druhou nebere ohled.
Tímto způsobem definují hrany impulsů klopného obvodu Master-Slave přesný časový bod
přijím ání odevzdávání binárních stavů. Anglicky funkce
tohoto dvojitého klopného obvodu označuje pojmem „Klopný obvod Master-Slave“ (klopný
obvod pán-otrok). následující fázi e
se vstupní stavy dvakrát změní, přičemž připojen (řádky 13). Pán první, otrok druhý klopny obvod RS