Elektronika tajemství zbavená (3) Pokusy s číslicovou technikou

| Kategorie: Kniha  | Tento dokument chci!

V knihách řady „Elektronika tajemství zbavená“ je dobrým zvykem technické děje nejenpopisovat, ale zpřístupňovat je i experimenty. Tyto pokusy nejsou žádné složité konstrukce,nýbrž jednoduchá zapojení, která se dají sestavit z levných, snadno dostupných materiálů.Při práci na tomto dílu se ukázalo, že i nejmodernější zařízení, například D-A a A-D převod­níky, je možno realizovat jednoduchými prostředky. Nicménč nemá většina obvodů pouzedemonstrační charakter. Vycházejí převážně z obvodů aplikované číslicové techniky a jsoui po přečtení knihy mnohostranně použitelné. Ostatně provádění pokusů není povinné.I ten, kdo se jich vzdá. najde v textu podrobně vysvětleno vše, co mají experimenty proká­zat - od téměř 150 let starých základních logických úvah až po moderní číslicovouaudiotechniku.Mnoho radosti ze čtení a především experimentování.

Vydal: HEL, ul. 26. dubna 208, 725 27 Ostrava - Plesná Autor: HEL Ostrava

Strana 65 z 150

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Řídící signál Cl, který nazývá také hodinový signál nebo clock, dvě funkce: přijmout data, je-li úrovni uložit data paměti neboje odevzdat, je-li 0. Anglicky funkce tohoto dvojitého klopného obvodu označuje pojmem „Klopný obvod Master-Slave“ (klopný obvod pán-otrok). Vstupní stav 1/1 udělá obou prvních lo­ gických členů NAND invertory pro zpětně vedené výstupní stavy. Obzvláště zajímavá vstupní kom­ binace 1/1: Při každém pulsu ýstupní stavy převrátí (fáze g). Teprve připojí-li přijme první klopny obvod stav vstupu (řádek 6). První změna se přejímá podle očekávání, druhou nebere ohled. Druhý klopný obvod zůstává nezměněn, stav uložený mezipaměti předá výstupy při opětovném poklesu (řádek 7). Kvůli pře­ vrácené logice klopného obvodu NAND jeho vstupy rozdíl klopného obvodu NOR aktivují logickou jsou však zpětné vedení vždy připojeny opačně nastavené stavy.66 Na začátku nastaví kombinace řádku připojí dvakrát zase vstupy klop­ ného obvodu potlačení zákmitů tím účelem musí střídavě připojit vznikne sestupná nebo vzestupná hrana dohromady úplný impuls Cl. Moderní počítače jsou tak rychlé, svou roli hrají nej kratší doby náběhu hrany. Pán jen prozatímní paměť, otrok plní vlastní funkci paměti. následující kapitole touto vlastností budeme zabývat podrob­ ně. Podívám e-li se schéma zapojení, uvidíme, proč tomu tak je. následující fázi e se vstupní stavy dvakrát změní, přičemž připojen (řádky 13). Na řádku připojí (symbol sestupné hrany Cl) potom několikrát změní J a Ani jeden klopný obvod nereaguje, výstupy zůstávají konstantní (až řádku 5). Klopný obvod tedy není připraven příjmu ani při (řádek 19, stejně jako řádku 13). Tímto způsobem definují hrany impulsů klopného obvodu Master-Slave přesný časový bod přijím ání odevzdávání binárních stavů. I fáze ukazuje, klopný obvod přijímá jen jednu změnu. tom opět ukazuje klasické chování klopného obvodu. Při vstupním stavu 0/0 J/K výstupní stav nemění. Jen když platí klopný obvod připraven přijm out ěnu. Úplné impulsy vymažou stavy, které náhodně vznikly při zapnutí. Při každém hodinovém impulsu všechny stavy klopného obvodu převrátí. Ve fázi potřetí zkoumá chování obvodu, tentokrát však změní stavy J/K vzestupné hraně Cl. Pak budou stavy odpovídat řádku 1. při dalším impulsu převezme druhá změna, jsou-li ještě na vstupech odpovídající signály (řádky 16). Klopný ob­ vod neplní funkci paměti (stav 1/1 nezachová), ale funguje jako impulsní generátor řízený hodinovým signálem Cl. V počítačové technice řízení provádí výhradně hranami impulsů. První klopný obvod převezme spontánně stavy posune při sestupné hraně dál. Tento posun fázi opakuje ještě jednou, tentokrát však opačnými stavy Vzestupná hrana posune prvního klopného obvodu předem nastavené vstup­ ní stavy (řádek 8), sestupná hrana posune dále výstup (řádek 9). digitální technice jsou obvody, které reagují na hrany impulsů, velmi důležité, protože stanoví přesné časové body elektronickém dění. Dokud připojen nepřijímá klopný obvod žádné stavy. Následující invertory tuto funkci invertoru ruší, takže vzniká přímá zpětná vazba mezi vstupem výstupem. . fázi vstupy přepnuly až při tentokrát však mají změnit již při (řádek 17) převezme vzestupná hrana (řádek 18). Pán první, otrok druhý klopny obvod RS