V knihách řady „Elektronika tajemství zbavená“ je dobrým zvykem technické děje nejenpopisovat, ale zpřístupňovat je i experimenty. Tyto pokusy nejsou žádné složité konstrukce,nýbrž jednoduchá zapojení, která se dají sestavit z levných, snadno dostupných materiálů.Při práci na tomto dílu se ukázalo, že i nejmodernější zařízení, například D-A a A-D převodníky, je možno realizovat jednoduchými prostředky. Nicménč nemá většina obvodů pouzedemonstrační charakter. Vycházejí převážně z obvodů aplikované číslicové techniky a jsoui po přečtení knihy mnohostranně použitelné. Ostatně provádění pokusů není povinné.I ten, kdo se jich vzdá. najde v textu podrobně vysvětleno vše, co mají experimenty prokázat - od téměř 150 let starých základních logických úvah až po moderní číslicovouaudiotechniku.Mnoho radosti ze čtení a především experimentování.
PRAVÝ
b Aeh
Šablona Sedák, koza, zelí vlk.B, .05 0,05 0,05 V
Výstupní proud „H“ max.UB . 15,0 15,0 15,0 15,0 MQ
Klidový proud IDDmax.
Výstupy CMOS nemohou budit integrované obvody TTL!
Odběr proudu CMOS silně závislý provozní frek
venci nepříznivých případech může být vyšší než odběr
srovnatelného TTL. 0,05 0.. 4,95 14,95 4,95 9,95 V
Výstupní napětí „L“ max.. Ulehčí vám přiřa
zování kontrolek kapitole 3. -0,12 -1,0 -0,25 -0,25 mA
Výstupní proud max.
LEVÝ
BŘEH
Logický člen NOR
..
Stará hádanka
Zobrazenou šablonu můžete okopírovat připevnit
nad kontrolky LED pokusnou desku. 3,5 11,0 3,5 7,0 V
Vstupní napětí ,JL“ max. 7,5 30,0 15,0 30,0 ma
Vstupy CMOS jsou velmi citlivé statické náboje.112
Další důležité údaje pro radu CMOS 40
. 0,36 2,4 0,16 0,4 mA
Vstupní napětí „H“ min..A
v V
Výstupní napětí „H*‘ min. Kapacitní zatížení výstupu CMOS
by mělo být menší než nF.. 1,5 4,0 1,5 3,0 V
Vstupní impedance min.