|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Tato diplomová práce se zabývá návrhem digitálního nízkofrekvenčního zesilovače s univerzálními vstupy. V první části práce jsou popsány modulace a audio formáty používané v nízkofrekvenční elektronice. V práci je navrženo blokové schéma digitálního zesilovače a jsou popsány požadavky na jednotlivé bloky. Jako základní obvod pro zpracování audio signálu byl vybrán integrovaný obvod STA326. Práce pokračuje obvodovými návrhy jednotlivých bloků spolu s popisem jejich činnosti. V další části práce je popsáno konstrukční provedení zesilovače a firmware řídícího mikrokontroléru. Poslední část této diplomové práce je zaměřena na prezentaci změřených parametrů zesilovače. V závěru práce jsou shrnuty výsledky práce, kterých bylo dosaženo a výhody i nevýhody zrealizovaného prototypu zesilovače.
Nabývá-li signál O/C vysoké napěťové úrovně 3,3 V), přes kontakty
NO-COM obvodu SW1 připojeno napájecí napětí UVCC optickému přijímači
TORX177L. Koaxiální rozhraní galvanicky odděleno oddělovacím
transformátorem TR1 [24] převodním poměrem 1:1, který určen speciálně
pro příjem standardu AES/EBU.
Jak již bylo zmíněno, signál O/C určuje, zda bude aktivní koaxiální optické
rozhraní.1 obr.45
Výrobce obvodu doporučuje přivedení napájecího napětí provést reset obvodu.4. Naopak koaxiální rozhraní
je přes kontakty NC-COM obvodu SW1 napájeno jeho výstup obvodem
SW2 připojen vstupu RXIN obvodu DIR9001.
.2. Optické rozhraní odpojeno napájecího
napětí jeho výstup odpojen obvodu DIR9001. B. tímto transformátorem následuje rezistor R6
o hodnotě pro impedanční přizpůsobení vedení přijímače.
Blok S/PDIF převodníku byl zrealizován oboustranné DPS rozměry
(53,3 36,1) mm.6 Vstupní jednotka
Schéma zapojení bloku vstupní jednotky uvedeno obr. případě, signál O/C
nabývá nízké úrovně, situace opačná.4
a rozmístění součástek DPS příloze B. Seznam použitých součástek
tohoto bloku uveden příloze H.1. B.2 jsou uvedeny fotografie
zrealizovaného bloku. 3. Budič sběrnice
IC3 [25] slouží pro převod úrovní vstupního signálu standardu S/PDIF logiku
vhodnou pro obvod DIR9001. příloze I.
Při resetování obvodu musí být napájecí napětí UVDD 2,7 Tato podmínka
je zajištěna resetovacím obvodem IC2 (napěťový watchdog), který provede reset
při dosažení napětí UVDD (2,85 3,00) V.8.5.
Optické rozhraní tohoto bloku realizováno optickým přijímačem TOSLINK
s označením TORX177L [23].
3.2 obr. Stejně tak obvod SW2 základě vysoké úrovně signálu O/C připojí
výstup optického přijímače vstupu RXIN obvodu DIR9001. Předlohy této DPS jsou uvedeny příloze B