Digitální nízkofrekvencní zesilovac s univerzálními vstupy

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce se zabývá návrhem digitálního nízkofrekvenčního zesilovače s univerzálními vstupy. V první části práce jsou popsány modulace a audio formáty používané v nízkofrekvenční elektronice. V práci je navrženo blokové schéma digitálního zesilovače a jsou popsány požadavky na jednotlivé bloky. Jako základní obvod pro zpracování audio signálu byl vybrán integrovaný obvod STA326. Práce pokračuje obvodovými návrhy jednotlivých bloků spolu s popisem jejich činnosti. V další části práce je popsáno konstrukční provedení zesilovače a firmware řídícího mikrokontroléru. Poslední část této diplomové práce je zaměřena na prezentaci změřených parametrů zesilovače. V závěru práce jsou shrnuty výsledky práce, kterých bylo dosaženo a výhody i nevýhody zrealizovaného prototypu zesilovače.

Vydal: FEKT VUT Brno Autor: Pavel Svadbík

Strana 42 z 127

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
4: Schéma zapojení bloku symetrického A/D převodníku Zapojení obvodu PCM1804 vychází zapojení doporučeného výrobcem [20].8 tedy plyne, požadavek přebuditelnost tohoto obvodu splněn bez nutnosti použití dalších pomocných obvodů pro zpracování signálu. Rozsah použitého A/D převodníku VŠ-Š.8. Taktovacím signálem taktován jak obvod PCM1804, tak blok digitálního výkonového zesilovače. tedy nutné, aby byl obvod taktován ještě před připojením napájecího napětí.2. Blok symetrického A/D převodníku byl zrealizován oboustranné DPS rozměry (60,6 58,8) mm. 3. . Obvod napájen napětím UVDD 3,3 UVCC které spolu výstupními signály standardu I2S připojeno přes 13pinový konektor SV1 vstupní jednotce. Pro korektní provedení tohoto resetu však musí být obvod taktován zmíněným taktovacím signálem MSCKI.1.8) kde UdB úroveň signálu [dBu] UŠ-Š mezivrcholová hodnota napětí [V]. V kapitole 2. Obvod PCM1804 obsahuje interní resetovací obvod, který provede reset převodníku připojení napájecího napětí.2. B.1 obr. Ze vztahu 3. Předlohy této DPS jsou uvedeny příloze B.2 obr. dBu2,7 775,022 5 log20 775,022 log20 ŠŠ dB = ⋅ = ⋅ = − U U (3. Tento signál je generován vstupní jednotkou.3.2 jsou uvedeny fotografie zrealizovaného bloku. Blok symetrického A/D převodníku vybaven opět žlutou diodou LED1 pro indikaci přítomnosti datového signálu standardu I2S výstupu převodníku. V tomto případě ovšem obvod negeneruje hlavní taktovací signál MSCKO, naopak je nutné obvod taktovat externím taktovacím signálem MSCKI.41 Obr. Dodržení této podmínky opět úkolem vstupní jednotky. Úroveň tohoto signálu decibelech lze určit dosazením této hodnoty vztahu 3.2 byl uveden požadavek minimální úroveň vstupního signálu LA dBu, aniž došlo překročení rozsahu A/D převodníku. příloze I.2 a rozmístění součástek DPS příloze B. B. Seznam použitých součástek tohoto bloku uveden příloze H