Digitální nízkofrekvencní zesilovac s univerzálními vstupy

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce se zabývá návrhem digitálního nízkofrekvenčního zesilovače s univerzálními vstupy. V první části práce jsou popsány modulace a audio formáty používané v nízkofrekvenční elektronice. V práci je navrženo blokové schéma digitálního zesilovače a jsou popsány požadavky na jednotlivé bloky. Jako základní obvod pro zpracování audio signálu byl vybrán integrovaný obvod STA326. Práce pokračuje obvodovými návrhy jednotlivých bloků spolu s popisem jejich činnosti. V další části práce je popsáno konstrukční provedení zesilovače a firmware řídícího mikrokontroléru. Poslední část této diplomové práce je zaměřena na prezentaci změřených parametrů zesilovače. V závěru práce jsou shrnuty výsledky práce, kterých bylo dosaženo a výhody i nevýhody zrealizovaného prototypu zesilovače.

Vydal: FEKT VUT Brno Autor: Pavel Svadbík

Strana 12 z 127

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
.................... 63 Obr...........3: Vývojový diagram funkce obsluhy naposledy stisknutého tlačítka..... 6. 3...... 4.................................................. 6....4: Fotografie zesilovače režimu Stand-By....................................9: Odchylka výstupního napětí ideálního lineárního průběhu závislosti na úrovni vstupního signálu při nastaveném zisku zesilovače ..1: Závislost výstupního napětí činitele zvlnění výstupním proudu pro napájení výkonové části obvodu STA326 ........... 6......................2: Motiv fólie čelního panelu zesilovače ............................. 6..................... 65 Obr.....................................10: Závislost harmonického zkreslení THD+N výstupním napětí zesilovače při buzení signálem frekvenci kHz .......... 6............................ 4............... 64 Obr.. 66 Obr........... 5.......... 5.......... 76 Obr.........................................5: Fotografie displeje jednotlivými položkami menu........................ 74 Obr...................... 63 Obr.......12: Simulace spínacího tranzistoru pro podsvícení LCD displeje: tranzistor sepnut, tranzistor rozepnut.........xi Obr.. 5...... 5............2: Struktura menu................................ 68 Obr............................ 5..12: Závislost harmonického zkreslení THD+N frekvenci budícího signálu při výstupním výkonu POUT ............. 72 Obr.................. 55 Obr.....4: Závislost účinnosti digitálního výkonového zesilovače výstupním výkonu při buzení harmonickým signálem frekvenci kHz............... 6.. 76 Obr......... 59 Obr............. 4........... 6................. 6.......... 77 .............................8: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A ........................4: Motiv fólie zadního panelu zesilovače .............. 3.... 75 Obr...... 71 Obr.......... 77 Obr........ 70 Obr..................7: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A ....................................................... 72 Obr................ 62 Obr......................................................3: Způsob složení čelního panelu zesilovače .. 75 Obr........................ 6...............3: Závislost účinnost stabilizátoru LT3470 kaskádního zapojení stabilizátorů LT3470 LE33CD výstupním proudu.... 74 Obr.......................................................................11: Závislost harmonického zkreslení THD+N úrovni vstupního signálu při nastaveném zisku zesilovače dB.5: Přenosová charakteristika zesilovače pro výstupní výkon POUT W a POUT W......................................... 4........... 6.2: Závislost účinnost stabilizátoru LT1076 kaskádního zapojení stabilizátorů LT1076 LF33CDT výstupním proudu ...... 73 Obr....................... 63 Obr...................... 70 Obr..............1: Vývojový diagram hlavních částí řídícího firmware .............6: Závislost separace kanálů zesilovače frekvenci budícího signálu při výstupním výkonu POUT ............... 6.........6: Fotografie části zesilovače podsvícenými texty: režim Stand-By, b) zpracování signálu nesymetrického analogového vstupu...... 6...13: Schéma zapojení bloku napájecí jednotky.. 5..........................1: Rozmístění jednotlivých bloků zesilovače uvnitř přístrojové skříňky........................................