Digitální nízkofrekvencní zesilovac s univerzálními vstupy

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce se zabývá návrhem digitálního nízkofrekvenčního zesilovače s univerzálními vstupy. V první části práce jsou popsány modulace a audio formáty používané v nízkofrekvenční elektronice. V práci je navrženo blokové schéma digitálního zesilovače a jsou popsány požadavky na jednotlivé bloky. Jako základní obvod pro zpracování audio signálu byl vybrán integrovaný obvod STA326. Práce pokračuje obvodovými návrhy jednotlivých bloků spolu s popisem jejich činnosti. V další části práce je popsáno konstrukční provedení zesilovače a firmware řídícího mikrokontroléru. Poslední část této diplomové práce je zaměřena na prezentaci změřených parametrů zesilovače. V závěru práce jsou shrnuty výsledky práce, kterých bylo dosaženo a výhody i nevýhody zrealizovaného prototypu zesilovače.

Vydal: FEKT VUT Brno Autor: Pavel Svadbík

Strana 12 z 127

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
6............... 72 Obr. 63 Obr.......... 62 Obr........................... 77 .................. 6............... 66 Obr......... 5.. 4.. 6........... 55 Obr....... 70 Obr.. 70 Obr........................4: Závislost účinnosti digitálního výkonového zesilovače výstupním výkonu při buzení harmonickým signálem frekvenci kHz................................................................ 5........10: Závislost harmonického zkreslení THD+N výstupním napětí zesilovače při buzení signálem frekvenci kHz ................ 75 Obr................11: Závislost harmonického zkreslení THD+N úrovni vstupního signálu při nastaveném zisku zesilovače dB..................................................2: Struktura menu...................... 6...... 77 Obr...................5: Fotografie displeje jednotlivými položkami menu........... 75 Obr................... 76 Obr....................................xi Obr.........1: Vývojový diagram hlavních částí řídícího firmware ....................13: Schéma zapojení bloku napájecí jednotky. 65 Obr.. 6....................... 5. 6......... 73 Obr.... 6................4: Motiv fólie zadního panelu zesilovače .............7: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A ............................................... 6................................4: Fotografie zesilovače režimu Stand-By....................................9: Odchylka výstupního napětí ideálního lineárního průběhu závislosti na úrovni vstupního signálu při nastaveném zisku zesilovače ......12: Simulace spínacího tranzistoru pro podsvícení LCD displeje: tranzistor sepnut, tranzistor rozepnut............ 64 Obr................. 63 Obr............................................................................ 74 Obr...............5: Přenosová charakteristika zesilovače pro výstupní výkon POUT W a POUT W....................2: Závislost účinnost stabilizátoru LT1076 kaskádního zapojení stabilizátorů LT1076 LF33CDT výstupním proudu ........8: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A ......... 4................................... 63 Obr......................................... 6.3: Způsob složení čelního panelu zesilovače .........................3: Vývojový diagram funkce obsluhy naposledy stisknutého tlačítka........... 4. 72 Obr.....................................................12: Závislost harmonického zkreslení THD+N frekvenci budícího signálu při výstupním výkonu POUT .3: Závislost účinnost stabilizátoru LT3470 kaskádního zapojení stabilizátorů LT3470 LE33CD výstupním proudu........................ 5.................. 3. 4............................... 6........ 71 Obr................. 5..2: Motiv fólie čelního panelu zesilovače . 76 Obr..................... 6.........1: Rozmístění jednotlivých bloků zesilovače uvnitř přístrojové skříňky.....1: Závislost výstupního napětí činitele zvlnění výstupním proudu pro napájení výkonové části obvodu STA326 ................ 59 Obr........... 5...................................................... 6.........6: Závislost separace kanálů zesilovače frekvenci budícího signálu při výstupním výkonu POUT ...... 3....6: Fotografie části zesilovače podsvícenými texty: režim Stand-By, b) zpracování signálu nesymetrického analogového vstupu......... 74 Obr........ 68 Obr..................