Digitální nízkofrekvencní zesilovac s univerzálními vstupy

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce se zabývá návrhem digitálního nízkofrekvenčního zesilovače s univerzálními vstupy. V první části práce jsou popsány modulace a audio formáty používané v nízkofrekvenční elektronice. V práci je navrženo blokové schéma digitálního zesilovače a jsou popsány požadavky na jednotlivé bloky. Jako základní obvod pro zpracování audio signálu byl vybrán integrovaný obvod STA326. Práce pokračuje obvodovými návrhy jednotlivých bloků spolu s popisem jejich činnosti. V další části práce je popsáno konstrukční provedení zesilovače a firmware řídícího mikrokontroléru. Poslední část této diplomové práce je zaměřena na prezentaci změřených parametrů zesilovače. V závěru práce jsou shrnuty výsledky práce, kterých bylo dosaženo a výhody i nevýhody zrealizovaného prototypu zesilovače.

Vydal: FEKT VUT Brno Autor: Pavel Svadbík

Strana 12 z 127

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
..1: Rozmístění jednotlivých bloků zesilovače uvnitř přístrojové skříňky.......................................................... 3.................................... 62 Obr...................... 55 Obr.....6: Závislost separace kanálů zesilovače frekvenci budícího signálu při výstupním výkonu POUT ...................... 5........................................................ 64 Obr........ 5.. 5... 6............... 76 Obr.................8: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A ........ 4. 5.............. 65 Obr..........................12: Závislost harmonického zkreslení THD+N frekvenci budícího signálu při výstupním výkonu POUT ..... 6... 74 Obr..................3: Vývojový diagram funkce obsluhy naposledy stisknutého tlačítka.............4: Fotografie zesilovače režimu Stand-By.......................... 70 Obr........... 6. 3.................. 77 Obr................ 63 Obr....... 76 Obr............................5: Fotografie displeje jednotlivými položkami menu....12: Simulace spínacího tranzistoru pro podsvícení LCD displeje: tranzistor sepnut, tranzistor rozepnut..................... 68 Obr.....2: Struktura menu..................... 63 Obr.. 5.....................4: Motiv fólie zadního panelu zesilovače .......7: Převodní charakteristika zesilovače při nastaveném zisku zesilovače A .......... 4..........xi Obr......... 77 ..................13: Schéma zapojení bloku napájecí jednotky...................6: Fotografie části zesilovače podsvícenými texty: režim Stand-By, b) zpracování signálu nesymetrického analogového vstupu....... 75 Obr............. 71 Obr........ 63 Obr...9: Odchylka výstupního napětí ideálního lineárního průběhu závislosti na úrovni vstupního signálu při nastaveném zisku zesilovače .................................................................. 4... 59 Obr..........5: Přenosová charakteristika zesilovače pro výstupní výkon POUT W a POUT W...........11: Závislost harmonického zkreslení THD+N úrovni vstupního signálu při nastaveném zisku zesilovače dB............ 70 Obr............. 6................ 6.................................... 6........... 6.....3: Závislost účinnost stabilizátoru LT3470 kaskádního zapojení stabilizátorů LT3470 LE33CD výstupním proudu.....1: Závislost výstupního napětí činitele zvlnění výstupním proudu pro napájení výkonové části obvodu STA326 .................................. 6................ 72 Obr...............4: Závislost účinnosti digitálního výkonového zesilovače výstupním výkonu při buzení harmonickým signálem frekvenci kHz.......................... 73 Obr........... 6.. 6................................................... 5............2: Motiv fólie čelního panelu zesilovače ............. 74 Obr.......................2: Závislost účinnost stabilizátoru LT1076 kaskádního zapojení stabilizátorů LT1076 LF33CDT výstupním proudu . 66 Obr................. 72 Obr................3: Způsob složení čelního panelu zesilovače ....10: Závislost harmonického zkreslení THD+N výstupním napětí zesilovače při buzení signálem frekvenci kHz ............ 6...............1: Vývojový diagram hlavních částí řídícího firmware ................................................ 75 Obr........................................................ 6...... 4.........................................