Digitální ekvalizér s kompresorem dynamiky

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem práce je realizace digitálního ekvalizéru s kompresorem dynamiky. Diplomová práce je zaměřena na srovnání funkcí a parametrů jednotlivých digitálních signálových procesorů, určených výhradně pro zpracování zvukových signálů. Obsahuje podrobný rozbor dílčích bloků pro signálové zpracování v obvodu AD1953 a možnosti ovládání programovatelných parametrů těchto bloků uživatelem. Práce dále obsahuje srovnání vybraných A/D převodníků spolu s popisem zvoleného obvodu UDA1361TS. Také je uvedeno navržené blokové schéma výsledného zařízení. Poté jsou uvedeny možnosti řízení jednotlivých bloků v signálovém procesoru, ovlivňující zpracování signálu. Je zde rovněž představeno výsledné obvodové řešení digitálního ekvalizéru a popis programového vybavení k úspěšnému řízení zpracování signálu vobvodu AD1953. Práce popisuje také konstrukci digitálního ekvalizéru a obsahuje výsledky vybraných měření.

Vydal: FEKT VUT Brno Autor: Radim Šafer

Strana 9 z 104

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
....3: Schéma analogového filtru kombinaci diferenčním zesilovačem pro hlavní kanály .......................3: Vývody konektorů 9pólovém provedení spolu popisem jednotlivých vývodů.......8: Navržená základní koncepce napájecí části digitálního ekvalizéru..................... 2.........................SEZNAM OBRÁZKŮ Obr.....................1: Schéma A/D převodníku UDA1361TS............ 6.7 Obr.............4: Blokové schéma komunikačního řetězce pro řízení AD1953.............. 6.....5: Simulovaná modulová fázová kmitočtová charakteristika přenosu pro filtry hlavního kanálu....19 Obr....21 Obr........... 2............ 6.....................................................................1: Časový diagram jediné operace zápisu SPI registrů parametru RAM.28 Obr.............3: Bloková struktura algoritmu rozšíření stereobáze...................... 4.......... 6................................................... 2..................8 Obr...20 Obr... 4.........4: Blokové schéma kompresoru/limiteru levého pravého kanálu ....... 24 Obr........................... 2................................................. 6........6: Význam parametrů "hold" "release".. 4................... 6..1: Bloková struktura digitálního ekvalizéru kompresorem dynamiky.....29 Obr...............7: Schéma převodníku USB UART obvodem FT232BM........................................27 Obr.. 2......11 Obr.............2: Časový diagram jediné operace čtení SPI registrů parametru RAM.10 Obr........................5: Závislost tvaru výstupní obálky detektoru volbě časové konstanty........................ 16 Obr............ 33 ix .....................1: Bloková struktura zpracování signálu signálovém procesoru AD1953.... 6...........................................2: Bikvadratický filtr...9 Obr................ 4....................................................12 Obr...............................4: Schéma analogového filtru kombinaci diferenčním zesilovačem pro kanál subwooferu...... 30 Obr.............................17 Obr... 6....... 2.16 Obr..........................................2: Schéma obvodu signálovým procesorem AD1953.......................7: Blokové schéma kompresoru/limiteru kanálu subwooferu................29 Obr......... 5...............6: Simulovaná modulová fázová kmitočtová charakteristika přenosu pro filtr kanálu subwooferu................. 2..............6 Obr..