|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Cílem práce je realizace digitálního ekvalizéru s kompresorem dynamiky. Diplomová práce je zaměřena na srovnání funkcí a parametrů jednotlivých digitálních signálových procesorů, určených výhradně pro zpracování zvukových signálů. Obsahuje podrobný rozbor dílčích bloků pro signálové zpracování v obvodu AD1953 a možnosti ovládání programovatelných parametrů těchto bloků uživatelem. Práce dále obsahuje srovnání vybraných A/D převodníků spolu s popisem zvoleného obvodu UDA1361TS. Také je uvedeno navržené blokové schéma výsledného zařízení. Poté jsou uvedeny možnosti řízení jednotlivých bloků v signálovém procesoru, ovlivňující zpracování signálu. Je zde rovněž představeno výsledné obvodové řešení digitálního ekvalizéru a popis programového vybavení k úspěšnému řízení zpracování signálu vobvodu AD1953. Práce popisuje také konstrukci digitálního ekvalizéru a obsahuje výsledky vybraných měření.
Při tvorbě řídící aplikace pro signálový procesor třeba tento fakt
brát zřetel. visualizaci tvorbě diagramů, Microsoft Office Visio
Professional 2007 [16]. Řidící aplikace pak komunikuje tímto virtuálním sériovým
portem pomocí výše zmíněné knihovny PORT.
Představený převodník chová počítači jako virtuální sériový COM port. 4.4: Blokové schéma komunikačního řetězce pro řízení AD1953
. Jedná typicky 0,4 při logické 4,1 při
logické [12].
19
Popis Min [V] Typ[V] Max [V]
Rozsah výstupních napětí pro nízkou úroveň 0,3 0,4 0,6
Rozsah výstupních napětí pro vysokou úroveň 3,2 4,1 4,9
Obr. Bloková schémata jsou vytvořeny
pomocí, pro studenty Fakulty elektrotechniky VUT Brně volně dostupného
software sloužícího mj. Celý komunikační řetězec,
začínající vytvořeného ovládacího programu SPI rozhraní procesoru AD1953,
je blokovým schématem znázorněn Obr. 4.
Tento sériový port pak prostřednictvím USB portu komunikuje samotným
převodníkem, kterém jsou vysílaná data převedena zpět podoby vhodné pro
sériovou komunikaci [12].Tab. 4.4.
Obvod bude využívat externí napájení 5,0 které zajistí stabilní napěťové
úrovně výstupech sériových linek. Obvodové schéma výsledného převodníku bude představeno
dále kapitole Obvodový návrh digitalního ekvalizéru kompresorem dynamiky.DLL.4: Rozsah výstupních napětí vstupně/výstupních pinech rozhraní UART
obvodu FT232BM (při napájecím napětí zdroje 5,0 [15]