Detekce obsazenosti rádiového kanálu v obvodu FPGA

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Náplní práce je zmapování obvyklých i méně obvyklých metod detekce signálu v rádiovém kanále, počítačová simulace vybraných metod a implementace vybrané metody do obvodu FPGA

Vydal: FEKT VUT Brno Autor: Dušan Jurica

Strana 51 z 61

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Efektivitu implementace nebylo možné posoudit přímo, pouze vestavěného mo- dulu Design summary, kdy při použití jader objem designu nepřesáhl z dostupných logických bloků.1 Výsledky simulace V programu ISE Project Navigator bylo sestaveno schéma pro testování energe- tického detektoru. Jeho úlohu částečně pře- vzala analýza převodníku pomocí modulu Chipscope Pro (kapitola 5.1) kde K .2 Výsledky implementace HW Pro správnou funkci převodníkového modulu byl vytvořen UCF soubor pro pro- pojení pinů obvodu FPGA piny konektoru VHDCI (příloha A). Tento způsob určování rozhodovacího prahu přinesl uspokojivé výsledky simu- lace. délka vektoru vzorků ⃗𝑁, ⃗𝑁 . Jako vstup posloužili dříve navzorkované reálné signály QPSK a WiMAX.VÝSLEDKY PRÁCE 6. Byly vytvořeny procesy pro zpomalení systémového hodinového taktu tak, aby byla zajištěna funkce převodníků (příloha B).4. 6. vektor vzorků reálného signálu. 51 .. Sestavený proces bypass vykazoval nestandardní funkci... Proces uspání převodníku (SLEEP) vykázal při ověřování spolehlivou funkci.2).. Referenční hodnota rozhodovacího prahu vyšla experimentu byla stanovena podle sestaveného vztahu 𝜆 = 1 𝐾 · 𝐾∑︁ 𝑖=0 ⃗𝑁 100 , (6