Detekce obsazenosti rádiového kanálu v obvodu FPGA

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Náplní práce je zmapování obvyklých i méně obvyklých metod detekce signálu v rádiovém kanále, počítačová simulace vybraných metod a implementace vybrané metody do obvodu FPGA

Vydal: FEKT VUT Brno Autor: Dušan Jurica

Strana 51 z 61

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
2).VÝSLEDKY PRÁCE 6.1 Výsledky simulace V programu ISE Project Navigator bylo sestaveno schéma pro testování energe- tického detektoru.4. Jako vstup posloužili dříve navzorkované reálné signály QPSK a WiMAX. Byly vytvořeny procesy pro zpomalení systémového hodinového taktu tak, aby byla zajištěna funkce převodníků (příloha B). Tento způsob určování rozhodovacího prahu přinesl uspokojivé výsledky simu- lace. Referenční hodnota rozhodovacího prahu vyšla experimentu byla stanovena podle sestaveného vztahu 𝜆 = 1 𝐾 · 𝐾∑︁ 𝑖=0 ⃗𝑁 100 , (6. 6.. délka vektoru vzorků ⃗𝑁, ⃗𝑁 ... Efektivitu implementace nebylo možné posoudit přímo, pouze vestavěného mo- dulu Design summary, kdy při použití jader objem designu nepřesáhl z dostupných logických bloků. Sestavený proces bypass vykazoval nestandardní funkci.2 Výsledky implementace HW Pro správnou funkci převodníkového modulu byl vytvořen UCF soubor pro pro- pojení pinů obvodu FPGA piny konektoru VHDCI (příloha A).1) kde K . 51 . vektor vzorků reálného signálu.. Proces uspání převodníku (SLEEP) vykázal při ověřování spolehlivou funkci. Jeho úlohu částečně pře- vzala analýza převodníku pomocí modulu Chipscope Pro (kapitola 5