D/A převodník pro audio s externím ovládáním pomocí mikrokontroléru

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce je vnována konstrukci laboratorního pípravku s D/A pevodníkem pro audio a nízkofrekvenní signály. V úvodní kapitole je nastíněn teoretický úvod do problematiky A/D a D/A převod. V následujících kapitolách je pak již prezentováno vlastní technické ešení laboratorního přípravku, kde obvod s D/A převodníkem AD1852 je doplněn o digitální přijímač audio signálu CS8416. Ten zajišťuje kompatibilitu pi připojení k externím audio zařízením disponujícím digitálními rozhraními, jako jsou např. SPDIF nebo AES3. Digitální přijímač i audio D/A převodník jsou navíc opatřeny sériovým komunikačním rozhraním, pomocí kterého je možné nastavovat většinu parametrů vstupního audio signálu. Toto nastavení je prováděno pomocí navrženého ovládacího softwaru pro externí mikrokontrolér adyAT mega32. V práci je prezentován blokový a obvodový návrh přípravku a to vetšině technické a konstrukční dokumentace celého zařízení.

Vydal: FEKT VUT Brno Autor: Jan Špaček

Strana 69 z 102

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
1): . Tuto situaci dokládá oscilogram Obr. Tab.21: Hodinový signál pro digitální pĜijímaþ, 12,288 MHz Po pĜivedení hodinového signálu pin OMCK digitálního pĜijímaþe po prvotním nastavení jeho Ĝídících registrĤ objeví pinu RMCK hodinový signál, který výstupem pro další obvody (zde pro D/A pĜevodník). 5.22: Oscilogramy hodinových signálĤ OMCK RMCK Jak oscilogramu patrné, výstup hodinového signálu RMCK zatížen pomČrnČ silným jitterem (více než 10%), který vážnČ ohrožuje správnost fungování jak D/A pĜevodníku, tak digitálního pĜijímaþe samotného. 5. MČĜení pinech pro I2 S rozhraní bylo provedeno opČt pomocí osciloskopu, ovšem nebyly namČĜeny žádné smysluplné prĤbČhy. Obr. vstupní piny BCLK, LRCLK, SDATA D/A pĜevodníku), nichž byly namČĜeny tyto (þasovČ stálé) logické úrovnČ (viz.56 stĜídou 50% ±5%. této fáze mČĜení lze pouze konstatovat, že byly mČĜeny výstupní piny OSCLK, OLRCK SDOUT digitálního pĜijímaþe (resp. 5. 5. Obr. Kanál (nahoĜe) pĜedstavuje vstup hodinového signálu na pinu OMCK, kanál (dole) pĜedstavuje výstup hodinového signálu pinu RMCK.22