|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Tato diplomová práce je vnována konstrukci laboratorního pípravku s D/A pevodníkem pro audio a nízkofrekvenní signály. V úvodní kapitole je nastíněn teoretický úvod do problematiky A/D a D/A převod. V následujících kapitolách je pak již prezentováno vlastní technické ešení laboratorního přípravku, kde obvod s D/A převodníkem AD1852 je doplněn o digitální přijímač audio signálu CS8416. Ten zajišťuje kompatibilitu pi připojení k externím audio zařízením disponujícím digitálními rozhraními, jako jsou např. SPDIF nebo AES3. Digitální přijímač i audio D/A převodník jsou navíc opatřeny sériovým komunikačním rozhraním, pomocí kterého je možné nastavovat většinu parametrů vstupního audio signálu. Toto nastavení je prováděno pomocí navrženého ovládacího softwaru pro externí mikrokontrolér adyAT mega32. V práci je prezentován blokový a obvodový návrh přípravku a to vetšině technické a konstrukční dokumentace celého zařízení.
jitteru (tedy fázové nestability hodinového
signálu) výstupu smyþky fázového závČsu. Zamezí tím pronikání rušení napájecího napČtí pro smyþku fázového
závČsu, které mČlo následek vznik tzv. silný brum nebo šum, je
možno zmiĖovanou propojku odstranit pĜesunout jinou pĜipravenou pozici desce
A.2, digitální pĜijímaþ CS8416 možno nastavit do
dvou rĤzných pracovních režimĤ, sice „Hardware Mode“ nebo „Software Mode“.7 Poznámky konstrukþní þásti projektu
3.
Analogová þást desky obsahuje audio výstupy D/A pĜevodníku AD1852, dále
výstupní filtraþní obvody operaþními zesilovaþi AD797 fyzický audio analogový
výstup, který desky vyveden pomocí dvou konektorĤ CINCH (typ TOBU3). Také podle [7] vhodné, pĜi návrhu
napájecího okruhu pro smyþku fázového závČsu digitálního pĜijímaþe, vyvarovat se
trasování cest tohoto napájení nebo zemČ blízkosti spojĤ datovými nebo hodinovými
signály. PĜi návrhu
obvodu zde možnost vyhradit samostatnou zem desce plošného spoje pouze pro
tyto konektory jejich nejbližší souþásti, hned vedle zemČ digitální, tyto obČ zemČ
pak navzájem propojit jednom místČ. tomuto úþelu jsou
urþeny pĜipravené pozice pro nulovací propojky, které jsou desce navrženy mezi
obČma zemČmi, stranČ TOP BOTTOM. nebo
±12 [9], [10]. 3.
Nastavení pĜíslušného režimu lze docílit následovnČ: Pro nastavení „Hardware Mode“
je nutno spojit pin SDOUT zemí (DGND) pĜes rezistor (tedy pull-down
rezistor), pro nastavení „Software Mode“ nutno spojit pin SDOUT napájecím
napČtím pĜes rezistor (tedy pull-up rezistor). StejnČ tak není vhodné trasovat datové
nebo hodinové signály poblíž externího filtru smyþky fázového závČsu.
Napájecí napČtí pro operaþní zesilovaþe AD797 symetrické, mĤže pohybovat mezi
±5 ±15 tomto pĜípadČ možno hodnotu napájení zvolit napĜ. Vždy potĜeba umístit DPS všechny pasivní i
aktivní prvky obvodu takovým zpĤsobem, aby mohla být DPS jasnČ vytyþena þást
digitální analogová.
Obvod AD1852 disponuje dvČma piny oznaþením AGND, þehož zĜejmé, že
jedna analogová zem urþena pro pĜipojení zemČ napájecího zdroje druhá pro
.
Konektory vstupních signálĤ jsou pĜipojeny digitální signálové zemi. navrhovaném zapojení
na Obr.
Jak bylo uvedeno kapitole 3. pĜedpokladu, vstupnímu signálu není z
vnČjšku indukováno žádné rušení, ale není nezbytné. pĜímé souvislosti tímto krokem potĜeba také rozdČlit
signálovou zem zvlášĢ analogovou digitální.7.2. pĜípadČ, oživení celého zapojení
výstupní audio signál vykazoval nežádoucí vlastnosti, napĜ. Napájecí zdroje pro analogovou digitální þást mČly být zcela oddČlené. Dále je
také vhodné DPS oddČlit napájecí vČtev pro každý integrovaný obvod zvlášĢ, nebo
alespoĖ separovat napájecí vČtev pro smyþku fázového závČsu digitálního pĜijímaþe a
její zem spojit ostatními zemČmi jednom bodČ.31
3.1 Deska A
Hlavním kritériem oblasti návrhu zapojení D/A pĜevodníkem striktní oddČlení
analogové digitální þásti obvodu. PĜed oživováním však nutné tyto
zemČ spojit nulovou propojkou nebo krátkým vodiþem jednom místČ, nejlépe
pĜímo pod pouzdrem D/A pĜevodníku nebo jeho tČsné blízkosti.6 tento pull-up rezistor oznaþen jako R30. Funkce jednotlivých pinĤ
digitálního pĜijímaþe tak dána základČ tohoto nastavení