Analogový vstupní díl pro softwarový přijímač

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Tato diplomová práce se zabývá teoretickým rozborem základních parametrů přijímačů, architekturou vstupních obvodů a digitalizací signálů. Podle zadání je navrženo blokové schéma analogového vstupního dílu softwarového přijímače s již konkrétními součástkami a je spočítána celková bilance tohoto zapojení. Následně jsou navrženy a prakticky realizovány jednotlivé části celého systému. Jedná se o sadu čtyř vstupních filtrů pro pásma: krátké vlny do 30 MHz, 87,5-108 MHz, 144-148 MHz a 174-230 MHz. Hlavním bodem návrhu je obvod obsahující nízkošumové zesilovače, přepínače a dva zesilovače s řiditelným zesílením. Převážně jsou použity integrované obvody od firmy Analog Devices. Pro ovládání jednotlivých přepínačů a řiditelných zesilovačů byl navržen samostatný přípravek, který je s hlavním obvodem propojen kabelem. V poslední fázi byl celý systém i jeho jednotlivé části podrobeny měření. Zejména díky množství osazených SMA konektorů je možno změřit jednotlivé části systému a také máme možnost ho částečně modifikovat.

Vydal: FEKT VUT Brno Autor: Jakub Slezák

Strana 21 z 78

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Strmost růstu výstupního napětí díky zisku zesilovače dvojnásobná vůči strmosti růstu vstupního napětí. 10. Zároveň se však opět převede tato část výstupního slova analogový signál odečte od celkového vstupního napětí.11 • Převodník postupnou komparací V prvním převodníku provádí převod horních čtyř bitů výstupního slova. Převodník postupnou komparací (převzato [2]) • Převodníky jednobitovou strukturou V současné době často používají převodníky používající jeden bit ADC stupeň. Obr. 10: Jednobitová struktura A/D převodníku (převzato [2]) . Ten může být realizován podle obr. Obr. Poroste-li napětí ui, tak jak je ukázáno obrázku vpravo, dojde při jeho průchodu nulou překlopení komparátoru, což způsobí přepnutí přepínače tím snížení výstupního napětí hodnotu 2UREF. Jestliže vstupní napětí výstupu zesilovače přičteno kladné referenční napětí UREF. Oba výstupy převodníků se poté spojí výstupním registru. Jak již popisu schématu zřejmé, hlavním cílem tohoto typu převodníku obvodové zjednodušení. Logická úroveň odpovídajícího bitu odebírá komparátoru. Takto upravený signál zesílí digitalizuje druhém převodníku, který představuje nižší polovinu výstupního slova. Zařadíme-li několik jednobitových struktur sebe, zjistíme, bity jednotlivých stupňů vyjadřují úroveň vstupního napětí přímém binárním kódu