Předmět Analogové elektronické obvody (AEO) je zařazen na FEKT VUT v Brně, v bakalářském studijním programu Elektrotechnika, elektronika, komunikační a řídicí technika,v zimním semestru 2. ročníku, jako povinný v oboru Elektronika a sdělovací technika. Do kurzu jsou zařazena i počítačová cvičení (1h. × 13t. ≡ 1 × 2h. každé 2t.), výuka tedy probíhá všesti čtrnáctidenních cyklech.
Vydal: FEKT VUT Brno
Autor: UREL - Lubomír Brančík, Tomáš Dostál, Zdeněk Kolka
Strana 56 z 59
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
8. Pokud není nastavena žádná hodnota 0), tak je
uložen celý průběh simulace. Speciální
prvky IC1 IC2 slouží nastavení počátečního napětí uzlu, kterému jsou připojeny.11.Fakulta elektrotechniky komunikačních technologií VUT Brně
8.2.10 Spuštění simulace
Simulace spustí volbou Analysis/Simulate (F11) |
Hlášení průběhu simulace ukládá souboru .
8.7 Časová analýza
Časová analýza (Analysis Setup TRANSIENT)
počítá časové průběhy veličin obvodu.9 Krokování parametru
Krokování parametru (Analysis Setup /
Parametric)
umožňuje provádět opakovanou analýzu při změně
parametrů obvodu.out případě výskytu chyb, lze
tento soubor otevřít volbou Analysis/Examine Output .11 Zpracování výsledků postprocesorem Probe
8.2.2.
Skip initial transient solution vypnutí výpočtu pracovního
bodu úvodu simulace nulové počáteční podmínky.
8.
Final Time konečný čas simulace.
Pokud zdroj současně definován stejnosměrný (DC) časový průběh, tak časový má
přednost.
No-Print Delay nastavení prodlevy ukládání výsledků
simulace. Začátek vždy 0. Jediný
rozdíl spočívá tom, krokovaný parametr je
rozmítán diskrétních hodnotách.
8. Výsledkem svazek křivek. Markery volí
.
Parametrická analýza pracuje pouze spojení s
DC, nebo TRANSIENT. fázorových zdrojů (VAC, IAC) uplatní pouze složka DC, fázor ignoruje.1 Markery jména uzlů
Pomocí speciálních součástek markerů lze schématu označit uzly jejichž napětí
případně proudy budou automaticky vykresleny skončení simulace.
Použijeme případě, automatická volba kroku dává příliš
„kostrbaté“ průběhy.2.
Print Step nemá podstatný vliv simulaci, nechat jak
je.8 Nastavení počátečních podmínek schématu
U setrvačných součástek počáteční podmínky nastavují pomocí atributu IC. Nastavení jejích
parametrů stejné jako analýzy DC.2.2.
Step Ceiling nastavení horní hranice časového kroku