Předmět Analogové elektronické obvody (AEO) je zařazen na FEKT VUT v Brně, v bakalářském studijním programu Elektrotechnika, elektronika, komunikační a řídicí technika,v zimním semestru 2. ročníku, jako povinný v oboru Elektronika a sdělovací technika. Do kurzu jsou zařazena i počítačová cvičení (1h. × 13t. ≡ 1 × 2h. každé 2t.), výuka tedy probíhá všesti čtrnáctidenních cyklech.
Vydal: FEKT VUT Brno
Autor: UREL - Lubomír Brančík, Tomáš Dostál, Zdeněk Kolka
Strana 46 z 59
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
3. Činitel stabilizace podle
vztahu (7.11 přichází stejnosměrné napětí
(VDC) zvlněním amplitudě (VAMPL) kmitočtu Hz.0ms
V(out)
-10V
-5V
0V
5V
10V
V(comp) V(inp)
-10V
0V
10V
SEL>>
Obr.6: Stabilizátor Zenerovou diodou.
7.5ms 1. 7. Výstupní napětí komparátoru V(out) pak zvlášť dole. 7.3) vychází 64. 7.5ms 4. 7.10: Vstupní výstupní napětí komparátoru.Fakulta elektrotechniky komunikačních technologií VUT Brně
Příklad 7.0ms 1.5: Komparátor.9: Komparátor napětí.
Na Obr.5ms 2.0ms 2. Zobrazte vstupní výstupní napětí komparátoru.
Time
0s 0.5ms 3.9 komparátor realizovaný ABM blokem ETABLE, parametry udanými
přímo obrázku.0ms 3. 7.
Řešení:
Řešení Obr.1 Výstupní napětí stejnosměrnou složku 7,68 a
zvlnění amplitudě pouze mV, což daleko méně vstupu. PSpice
simulujte činnost stabilizátoru, zobrazte vstupní výstupní napětí, pomocí kurzorů
určete jejich parametry vypočítejte činitel stabilizace.
Z výstupu usměrňovače vstup stabilizátoru Obr.
Řešení:
Simulované průběhy jsou Obr. Vstupní V(inp) komparační V(comp) napětí zobrazeno
v horní části.
.10.4 Příklady pro samostatnou práci 6/3
Příklad 7.
Obr