Předmět Analogové elektronické obvody (AEO) je zařazen na FEKT VUT v Brně, v bakalářském studijním programu Elektrotechnika, elektronika, komunikační a řídicí technika,v zimním semestru 2. ročníku, jako povinný v oboru Elektronika a sdělovací technika. Do kurzu jsou zařazena i počítačová cvičení (1h. × 13t. ≡ 1 × 2h. každé 2t.), výuka tedy probíhá všesti čtrnáctidenních cyklech.
Vydal: FEKT VUT Brno
Autor: UREL - Lubomír Brančík, Tomáš Dostál, Zdeněk Kolka
Strana 46 z 59
Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.
Z výstupu usměrňovače vstup stabilizátoru Obr. PSpice
simulujte činnost stabilizátoru, zobrazte vstupní výstupní napětí, pomocí kurzorů
určete jejich parametry vypočítejte činitel stabilizace. Činitel stabilizace podle
vztahu (7.1 Výstupní napětí stejnosměrnou složku 7,68 a
zvlnění amplitudě pouze mV, což daleko méně vstupu.0ms 3. 7.11 přichází stejnosměrné napětí
(VDC) zvlněním amplitudě (VAMPL) kmitočtu Hz. Výstupní napětí komparátoru V(out) pak zvlášť dole.
Řešení:
Řešení Obr. 7.
Řešení:
Simulované průběhy jsou Obr. 7. 7.0ms 1.
7. 3.3) vychází 64. Zobrazte vstupní výstupní napětí komparátoru.0ms 2.5: Komparátor.4 Příklady pro samostatnou práci 6/3
Příklad 7.5ms 2.Fakulta elektrotechniky komunikačních technologií VUT Brně
Příklad 7.
Na Obr.9: Komparátor napětí.5ms 3.5ms 1.5ms 4.9 komparátor realizovaný ABM blokem ETABLE, parametry udanými
přímo obrázku.
.6: Stabilizátor Zenerovou diodou.10.0ms
V(out)
-10V
-5V
0V
5V
10V
V(comp) V(inp)
-10V
0V
10V
SEL>>
Obr.
Obr. Vstupní V(inp) komparační V(comp) napětí zobrazeno
v horní části.10: Vstupní výstupní napětí komparátoru.
Time
0s 0. 7