|
Kategorie: Diplomové, bakalářské práce |
Tento dokument chci!
Diplomová práce se zabývá úplným návrhem světelně adaptabilního A/D převodníku. V kapitole 2 jsou popsány typy snímačů. Kapitola 3 popisuje nejpoužívanější metody světelné adaptability. V kapitole 4 je popsán adaptabilní A/D převod. 5. kapitola popisuje blokové schéma adaptabilního A/D převodníku. V 6. kapitole je proveden obvodový návrh dílčích bloků A/D převodníku. V kapitole 7 jsou konstrukční podklady pro realizaci.
OUT1 REF REF/2
OUT1 REF REF
OUT2 REF REF
OUT2 REF REF
OUT2 REF REF
OUT2 REF REF
Činnost posuvného registru svázaná taktovacím signálem UVZI.
37
Obr. příchodem náběžné hrany signálu UVZI dojde spuštění klopného
obvodu jeho výstupu objeví kladný impuls délce ns, délku impulzu určují prvky R4
a C1.
Toto načtení musí být dostatečné krátké, aby bylo umožněno vysunutí všech bitů výstup.
Tento způsob vytvoření sériových dat pro výstup spíše náznakem možného řešení není
jisté, zda toto zapojení bude pracovat bez problémů. Doba vysunování dat musí být stejná nebo kratší než perioda signálu
UVZI.
Násobič kmitočtu CY2302 dodává výstupu OUT1 signál označený číslem Tento signál
je použit pro taktování převodníku 74LV165, ale nutné tento signál invertovat. Vzájemné časové souvislosti jsou vyobrazeny obr. Obvod 74165 pracuje téměř hranici
možností při vysunování dat, rovněž prodleva mezi načtením paralelních dat sběrnice a
zahájením vysunování sériový výstup velmi krátká. 32. invertování pomocí tranzistoru (vstup SH/LD reaguje logickou signál
přiveden vstupu SH/LD obvodu 74165. 31. Potřebný taktovací signál je
získán pomocí invertoru vysokofrekvenčním tranzistorem T1, typ BFP420. Pokud by
byl převodník taktován přímo signálem násobiče, došlo překrytí času načtení
paralelních dat času vysunutí prvního bitu sériový výstup. Výsledné schéma zapojení bloku převodníku na
sériový výstup obr.
To znamená ukončení načítání dat před příchodem náběžné hrany taktovacího signálu na
vstupu CLK. 31: Vzájemné časové souvislosti převodníku sériový výstup
. Nejvhodnější
hodnoty odporu rezistorů byly zjištěny simulací programu OrCAD.
Vytvoření krátkého impulzu logické zajišťuje monostabilní klopný obvod složený z
tranzistorů T3. okamžiku kladné hrany
signálu UVZI dojde načtení paralelních dat následně jsou tato data sériové podobě
vysunována výstup. Obvod 74165 načte paralelní data pokud vstupu SH/LD úroveň logické 0.
Načtení paralelních dat probíhá vždy příchodem náběžné hrany taktovacího signálu UVZI