13)
T1
Ux UR
——— ——— T2, (4.11)
47
Obr. Poté čítač
vynulován signálem vybit kapacitor sepnutím spínače celý cyklus může opakovat. (4. (4. o.10 Blokové schéma A/Č převodníku dvojí integrací
Obr., Teplého 1398, 530 Pardubice
.
Počet impulzů čítači při vybíjení referenčním napětím je:
Pro vlastní integrátor platí:
neboť nabití zpětnovazebního kapacitoru době klesne napětí něm dobu nulu, takže:
UR
Ux T2.napěťový komparátor obvod řízení uzavře hradlo Tím končí druhý takt T2. 4. 4. Nový obsah
čítače přes dekodér přenesen zobrazovač měřítkem vstupního napětí Ux.11 Průběh napětí výstupu integrátoru
IN-EL, spol.12)
R C
N T2