V knihách řady „Elektronika tajemství zbavená“ je dobrým zvykem technické děje nejenpopisovat, ale zpřístupňovat je i experimenty. Tyto pokusy nejsou žádné složité konstrukce,nýbrž jednoduchá zapojení, která se dají sestavit z levných, snadno dostupných materiálů.Při práci na tomto dílu se ukázalo, že i nejmodernější zařízení, například D-A a A-D převodníky, je možno realizovat jednoduchými prostředky. Nicménč nemá většina obvodů pouzedemonstrační charakter. Vycházejí převážně z obvodů aplikované číslicové techniky a jsoui po přečtení knihy mnohostranně použitelné. Ostatně provádění pokusů není povinné.I ten, kdo se jich vzdá. najde v textu podrobně vysvětleno vše, co mají experimenty prokázat - od téměř 150 let starých základních logických úvah až po moderní číslicovouaudiotechniku.Mnoho radosti ze čtení a především experimentování.
Pseudonáhodný generátor vytváří sled nepravidelných stavů. Protože jsou však
výstupy klopného obvodu vždy opačné, můžeme mezi nimi invertor představit. Tento sled však není skutečně náhodný,
ale hodinových taktech opakuje.
.
Tento čtyřbitový posuvným
registrem hodí araleln í
mu řijím dávání dat.
Obr. Tato
pozoruhodná zpětná vazba vytváří nepravidelný vzorek indikace, považujeme kontrol
ky celek, nebo pozorujeme sled impulsů jednotlivých výstupů. Jen jedno pravidelné:
přesně patnácti hodinových impulsech začne postup znovu začátku.
Z že
m ůže „posunovat vlevo“, tedy
zpétně. Rozložení vývodu integrovaného obvodu 194
V praxi používají hotové IC
s posuvnými registry, napr. Srovnáme-li zapojení logických členů klasickým zapojením EXOR (ka
pitola obrázek 27), zjistíme, vstupním přívodu chybí dva invertory.81
Výstupy
V\
CLEAR dsr
Paralelní vstupy
Obr. Oba řídící vstupy při
pojené logickou uzavřou ho
dinový vstup. Řídící vstup musí
připojit logickou 1
a data ukládat přes D$l- Při posou
vání vpravo připojeno lo
gickou Datovým vstu
pem nyní Dsr Zapojením SO
£ logickou lze data ukládat
N paralelně. 74194.
Na závěr této kapitoly ještě jedno skutečně zvláštní zapojení posuvného registru.
Tři dodatečné logické členy NAND představují funkci EXOR pro výstupy obou klopných
obvodů FF3 FF4