Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

V diplomové práci se zaměřuji na návrh schematu laboratorního přípravku a prostudování způsobů programování obvodů CPLD firmy Altera. Přípravek slouží pro vývoj a demonstraci aplikací v obvodech CPLD firmy Altera. Přípravek je navržen proprogramování kabely Altera a Presto (výrobce ASIX). Vstupní signály jsou realizovány soustavou přepínačů a tlačítek na desce. Stavy výstupů jsou zobrazovány na LED diodách, případně na připojeném multiplexním displeji. Uživatel má možnost připojit externí zařízení, přes externí vstupy. Práce je dále zaměřena na návrh desky plošných spojů laboratorního přípravku, následné výrobě, oživení přípravku a ověření kompatibility programátorů ALTERA aPRESTO. Závěr práce je zaměřen na práci s návrhovým prostředím QUARTUS II. Zejména se jedná o návod na práci se šablonami a simulací VHDL konstrukcí.

Vydal: FEKT VUT Brno Autor: Petr Gajdošík

Strana 20 z 53

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
5 Obrázek 3. Zapojení zobrazeno obrázku 3.12 3.6 Zapojení přepínačů Zapojení navrženo jako dělič napětí. svým počtem můžou reprezentovat binární hodnotu 4096. Nízká úroveň definovaná sepnutým přepínačem, kdy dojde uzemnění obvodu přes rezistor hodnotě 470 Ω.4 Vstupní přepínače Pro demonstraci vstupních signálů jsem použil sestavu přepínačů. tomto případě vstup CPLD přiváděna nízká úroveň velikosti napětí U = R29 R29 R37 ∙ Vcc = 470 470 10000 ∙ 3,3 0,148 V . Při rozepnutém stavu spínačů vstup přivedeno napětí 3,3 přes rezistor kΩ, což omezuje proud vstupující obvodu. Tím pádem proud omezen hodnotu I = Vcc R37 = 3,3 10000 = 330 uA V tomto případě jde reprezentaci vysoké úrovně. Tím získáme dříve zmíněný dělič napětí. V případě nastavení nízké úrovně vstupu bez omezení proudu, mohlo dojít k přetížení obvodu CPLD